ZHCSKM7I December 2019 – August 2025 DP83826E , DP83826I
PRODUCTION DATA
對于二進制到 MLT-3 的轉換,通過將 NRZI 編碼器輸出的串行二進制數(shù)據流轉換為兩個具有交替相位邏輯“1”事件的二進制數(shù)據流的方式實現(xiàn)。對于這兩個二進制數(shù)據流,隨后會被饋送至將電壓轉換為電流,并且會交替驅動發(fā)送變壓器初級繞組任一側的雙絞線輸出驅動器,進而產生最小電流的 MLT-3 信號。
由 PMD 輸出對共用驅動器提供的 100BASE-TX MLT-3 信號的轉換速率是受控的。選擇交流耦合磁性元件以滿足 TP-PMD 標準轉換時間(3ns < TRISE(及 TFALL)<5ns)時,必須考慮轉換速率。