ZHCSJ67B December 2018 – January 2025 DP83825I
PRODUCTION DATA
對于二進制到 MLT-3 的轉換,通過將 NRZI 編碼器輸出的串行二進制數據流轉換為兩個具有交替相位邏輯“1”事件的二進制數據流的方式實現。對于這兩個二進制數據流,隨后會被饋送至將電壓轉換為電流,并且會交替驅動發送變壓器初級繞組任一側的雙絞線輸出驅動器,進而產生最小電流的 MLT-3 信號。
對于 PMD 輸出對共用驅動器輸出的 100BASE-TX MLT-3 信號,受轉換率控制。選擇交流耦合磁性元件時,設計人員必須考慮到這一情況,以便確保符合 TP-PMD 標準轉換時間 (3ns < Trise/fall < 5ns)。
DP83825I 中的 100BASE-TX 發送 TP-PMD 功能只能提供 MLT-3 編碼的數據。100Mbps 模式下,無法通過 PMD 輸出對進行二進制輸出。對于 Tx+ 與 Tx– 上完全編碼的 MLT-3,可以通過寄存器 0x0404 進行配置(例如:在無變壓器設計中)。