ZHCSNR1 june 2023 AFE43902-Q1 , AFE53902-Q1
PRODUCTION DATA
| MSB | .... | LSB | ACK | MSB | ... | LSB | ACK | MSB | ... | LSB | ACK | MSB | ... | LSB | ACK |
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 地址 (A) 字節 節 7.5.2.2.1 |
命令字節 節 7.5.2.2.2 |
數據字節 - MSDB | 數據字節 - LSDB | ||||||||||||
| DB [31:24] | DB [23:16] | DB [15:8] | DB [7:0] | ||||||||||||
圖 7-13 顯示在收到每個字節后,AFEx3902-Q1 通過在單個時鐘脈沖的高電平期間拉低 SDA 線來確認該字節。這四個字節和確認周期構成了單次更新所需的 36 個時鐘周期。一個有效的 I2C 地址字節選擇 AFEx3902-Q1。
命令字節設置所選 AFEx3902-Q1 器件的工作模式。如果要在通過該字節選擇工作模式時進行數據更新,AFEx3902-Q1 器件必須接收兩個數據字節:最高有效數據字節 (MSDB) 和最低有效數據字節 (LSDB)。AFEx3902-Q1 器件在 LSDB 之后的確認信號下降沿執行更新。
使用快速模式(時鐘 = 400kHz)時,最大 DAC 更新速率限制為 10kSPS。使用超快速模式(時鐘 = 1MHz)時,最大 DAC 更新速率限制為 25kSPS。收到停止條件后,AFEx3902-Q1 器件將釋放 I2C 總線并等待新的啟動條件。