AFE5401-EP
- 集成模擬前端包括:
- 四通道低噪聲放大器 (LNA),均衡器,可編程增益放大器 (PGA),抗混疊濾波器和模數轉換器 (ADC)
- 30dB PGA 增益時以輸入為基準的噪聲:
- 2.9nV/√Hz(15dB LNA 增益)
- 2.0nV/√Hz(18dB LNA 增益和 HIGH_POW_LNA 模式)
- 通道上的同時采樣
- 可編程 LNA 增益:12dB、15dB、16.5dB 和 18dB
- 可編程均衡器模式
- 內置診斷模式
- 溫度傳感器
- 可編程增益放大器 (PGA):
- 0dB 至 30dB,步長為 3dB
- 可編程、三階、抗混疊濾波器:
- 7MHz、8MHz、10.5MHz 和 12MHz
- 模數轉換器 (ADC):
- 四通道,12 位,每通道 25MSPS
- 無需為基準提供外部去耦合
- 并行 CMOS 輸出
- 每通道速率為 25MSPS 時,每通道總內核功率為 64mW
- 電源:1.8V 和 3.3V
- 封裝:9mm × 9mm VQFN-64
- 器件溫度:–40°C 至 125℃ 環境工作溫度范圍
- 支持國防、航空航天和醫療應用
- 受控基線
- 一個封裝測試廠
- 一個制造基地
- 延長了產品生命周期
- 產品可追溯性
- VID V62/25601
AFE5401-EP 是一款模擬前端 (AFE),專門針對集成度十分關鍵的應用。此器件包括四個通道,其中每個通道包含一個低噪聲放大器 (LNA)、一個可編程均衡器 (EQ)、一個可編程增益放大器 (PGA) 和一個抗混疊濾波器,后跟一個高速 12 位模數轉換器 (ADC),每通道速度為 25MSPS。
四個差分輸入對中的每一個由 LNA 放大,之后是一個可調增益范圍在 0dB 至 30dB 之間的 PGA。對于每條通道,在 PGA 和 ADC 之間還集成了一個抗混疊、低通濾波器 (LPF)。
每個 LNA,PGA 和抗混疊濾波器輸出為差分輸出(限制在 2VPP)。抗混疊濾波器驅動片上 12 位 25MSPS ADC。四個 ADC 輸出在一條 12 位,并行,CMOS 輸出總線上復用。
該器件采用 9mm × 9mm、VQFN-64 封裝,額定溫度范圍為 –40°C 至 +125°C。如需更多信息,請聯系 AFE5401_info@list.ti.com。
設計和開發
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
評估板
AFE5401-Q1EVM — AFE5401 評估模塊
AFE5401 評估模塊 (EVM) 提供了一個平臺,用于在各種信號、時鐘、基準和 ADC 輸出格式下評估 ?AFE5401 集成信號鏈四通道模擬前端 (AFE)。
請注意,評估 AFE5401-Q1EVM 時需要使用 TSW1400EVM(已停產)。我們建議您在獲取 TSW1400EVM 后再購買 AFE5401-Q1EVM。
驅動程序或庫
The full data sheet and other resources for this device are available here.
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| VQFN (RGC) | 64 | Ultra Librarian |
訂購和質量
包含信息:
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續可靠性監測
包含信息:
- 制造廠地點
- 封裝廠地點