ZHCUD65A October 2018 – July 2025 LP87521-Q1 , LP87522-Q1 , LP87523-Q1 , LP87524-Q1 , LP87525-Q1
LP8752x-Q1 器件包含一個 CLKIN 輸入,用于將降壓穩壓器的開關時鐘與外部時鐘同步。根據 PLL_MODE[1:0] 位(在 PLL_CTRL 寄存器中)和外部時鐘可用性,選擇外部時鐘并生成中斷。或者,使用 TOP_MASK1 寄存器中的 SYNC_CLK_MASK 位屏蔽此中斷。外部輸入時鐘的標稱頻率由 EXT_CLK_FREQ[4:0] 位設置(在 PLL_CTRL 寄存器中),范圍為 1MHz 至 24MHz,具有 1MHz 階躍。外部時鐘必須在精度限制范圍 (–30%/+10%) 內才能實現有效時鐘檢測。更多有關此功能的信息,請參閱器件特定數據表。