ZHCUD65A October 2018 – July 2025 LP87521-Q1 , LP87522-Q1 , LP87523-Q1 , LP87524-Q1 , LP87525-Q1
nINT 引腳(引腳 19)是來自 LP8752x-Q1 PMIC 的開漏、低電平有效輸出。將此引腳連接至一個外部上拉電阻器。如果 RESET_REG_MASK 位未被屏蔽,則只要 RESET_REG_INT 位設置為高電平,就會在該引腳上生成中斷。當 VANA 電源電壓降至欠壓閾值電平以下或主機已使用 RESET 寄存器中的 SW_RESET 位請求復位或器件由 NRST 復位時,RESET_REG_INT 位被設置為高電平。通過監測 nINT 引腳,MCU 知道 PMIC 寄存器何時復位為 OTP 確定的默認值,并采取必要的操作以確保根據需要配置 PMIC。
上電復位后,LP8752x-Q1 PMIC 需要 1.2ms 的延遲,然后才能通過 I2C 接口進行任何通信。當 RESET_REG_MASK 位未屏蔽時,可以通過 nINT 引腳監測此所需延遲。上電復位后,nINT 引腳會驅動為高電平,同時寄存器復位并讀取 OTP 以將寄存器設置為其初始值。在 1.2ms 后,nINT 引腳被驅動為低電平,表明寄存器已復位并可通過配置來滿足設計要求。
否則,當 RESET_REG_MASK 位被屏蔽時,nINT 對上電復位沒有任何反應。