ZHCUD56 July 2025 LMK5B12212 , LMK5C22212A
“Input”頁面提供器件所有輸入、APLL 頻率和 DPLL 頻率的概覽視圖。
當運行開始頁面第 8 步中的腳本來計算 DPLL 分頻器和環路濾波器時,此頁面會顯示用于設置 DPLL 頻率的 DPLL 分頻器值。此處顯示的 DPLL 頻率正是所需的確切頻率。
該 DPLL 支持兩組 DPLL 分頻器,可供選擇。此時,該工具僅計算“FB Config 1”的分頻器。要使用兩個不同的反饋分頻器,必須按以下過程操作:
使用兩個反饋分頻器時,不要求 TDC 速率完全相同,只要求兩個 DPLL 反饋配置的 TDC 速率差在 ±5% 以內即可。
圖 3-12 APLL 或 DPLL 頻率選擇