ZHCUC64B August 2024 – May 2025 DRV8162 , INA241A , ISOM8710
由于半橋柵極驅動器 DRV8162L 具有 VGVDD 和 VGVDD_LS 雙電源功能,因此可以選擇使用獨立路徑關斷三相柵極驅動器的高側輸出和低側輸出。此設計中實施了一個示例電路。
系統中內置了兩個分別用于 VGVDD 和 VGVDD_LS 電源的負載開關(U12 和 U14,TPS22810DRVR)。在 DRV8162L 內部,VGVDD_LS 用于為低側驅動器電路供電,VGVDD 用于為高側自舉電路供電。
系統中內置的第三個關斷路徑有一個特定負載開關(U9,TPS22948DCKT)用于控制兩個 PWM 緩沖器和電平轉換器芯片(U13 和 U15,TXU0304BQA)的 3.3V 電源。兩個器件的輸出使能 (OE) 引腳都可以配置為饋入系統控制 MCU 的 GPIO 輸出(主機處理器接口的 J2-Pin18),或通過光耦仿真器隔離器(U10 或 U11,ISOM8710DFF)饋入外部輸入信號。