ZHCU962 February 2022 TPS7H5002-SP , TPS7H5003-SP , TPS7H5004-SP
表 3-1 是電路板上主要連接的列表。有關更多信息,請參閱 TPS7H5001-SP 耐輻射 Si 和 GaN 雙輸出控制器數據表中的相關部分。? 表示該 EVM 中包含測試點。
| 測試點 | 5001 | 5002 | 5003 | 5004 | 連接 | 說明 |
|---|---|---|---|---|---|---|
| TP1、J1 | ? | ? | ? | ? | OUTA | 在設計中連接到柵極驅動器。元件 R5 和 C5 可用于測試不同的 R/C 負載。 |
| TP2、J2 | ? | ? | OUTB | 在設計中連接到柵極驅動器。元件 R6 和 C6 可用于測試不同的 R/C 負載。 | ||
| TP3、J3 | ? | ? | ? | SRA | 在設計中連接到柵極驅動器。元件 R7 和 C7 可用于測試不同的 R/C 負載。 | |
| TP4、J4 | ? | SRB | 在設計中連接到柵極驅動器。元件 R8 和 C8 可用于測試不同的 R/C 負載。 | |||
| TP5、TP6 | ? | ? | ? | ? | CS_LIM | 在設計中是電流檢測的輸入。CS_LIM 電路提供了來自 OUTA 和 OUTB 的小三角波形。請注意,這可能會增加 OUTA 和 OUTB 的負載,從而導致壓擺率變慢。如果 R9 和 R10 未組裝,則可以從 TP5 強制執行 CS_LIM。 |
| TP7 | ? | ? | ? | ? | VIN | TPS7H5001/2/3/4EVM-CVAL 器件的電壓輸入 |
| TP8 | ? | ? | ? | ? | EN | TPS7H5001/2/3/4EVM-CVAL 器件的使能引腳,當前被拉高到 VLDO |
| TP9 | ? | ? | ? | ? | COMP | TPS7H5001/2/3/4EVM-CVAL 的誤差放大器輸出,用于強制此電壓以開環方式運行 TPS7H5001/2/3/4EVM-CVAL。 |
| TP10 | ? | ? | ? | ? | REFCAP | TPS7H5001/2/3/4EVM-CVAL 的內部基準 |
| TP11、TP12 | ? | ? | ? | ? | SS | 在閉環設計中,這會在啟動期間緩慢增加轉換器輸出電壓 |
| TP13、TP15 | ? | ? | ? | ? | SYNC | 在此引腳上輸入時鐘會將 TPS7H5001/2/3/4EVM-CVAL 同步到輸入頻率的一半 |
| TP14 | ? | ? | ? | ? | VLDO | 器件邏輯的內部電壓軌 |
| TP20 | ? | ? | ? | ? | VSENSE | TPS7H5001/2/3/4EVM-CVAL 的電壓檢測。在完整設計中連接到轉換器輸出電壓。 |
| TP21 | ? | ? | ? | ? | RSC | 斜坡補償選擇電阻器。設置器件內部的斜坡補償壓擺率。 |
| TP22 | ? | ? | ? | ? | HICC | 轉換器的斷續時間的可配置性。雖然是通過 EVM 上的一個電阻器接地的,但在完整設計中,它通常是一個電容器。 |
| TP23 | ? | ? | ? | ? | FAULT | 如果此節點上的信號為高電平,則會關閉 TPS7H5001/2/3/4EVM-CVAL,以應對所需的任何故障情況 |
| TP24 | ? | ? | SP | 同步整流器和主輸出之間的延遲的可配置性 | ||
| TP25 | ? | ? | ? | ? | RT | TPS7H5001/2/3/4EVM-CVAL 的頻率選擇。更改此項,以改變轉換器的頻率。 |
| TP26 | ? | ? | PS | 主輸出和同步整流器之間的延遲的可配置性 | ||
| TP27 | ? | ? | ? | LEB | 轉換器的前緣型消隱時間的可配置性 |
表 3-2 描述并列出了 J6 的連接和配置。使用 J6,可在不同的 DCL 連接之間切換,以測試不同的占空比限制。引腳 1 由它旁邊的點標記。
| 引腳連接 | 占空比限值配置 | 說明 |
|---|---|---|
| 引腳 1 和引腳 2 | 100% | DCL 被拉高到 VLDO, 用于 TPS7H5001/2/3 EVM 型號 |
| 引腳 2 和引腳 3 | 50% | DCL 被拉低到 AVSS, 用于 TPS7H5001/4 EVM 型號 |
| 浮動 | 75% | DCL 保持懸空, 用于 TPS7H5001/2/3 EVM 型號 |