ZHCT382 January 2023 TPS543B22 , TPS548A28 , TPS56121
具有集成點對點串行通信或模擬前端 (AFE) 的高級處理器和片上系統 (SoC) 的電源需要具有低輸出電壓紋波,才能保持信號完整性并提高性能。處理器負載點 (POL) 電源的輸出電壓紋波要求可能低于 2mV,這大約是典型紋波設計的十分之一,這給同步降壓轉換器帶來了嚴重的設計限制。由于處理器的輸出電流要求超出了線性后置穩壓器的能力,因此采用具有更高開關頻率和額外輸出電容的第二級濾波器可大大減少 POL 紋波。同步降壓轉換器具有多種不同的控制架構,每種架構都具有獨特方法,可在低紋波電壓設計下確保穩定性。本文比較了實現 1mV 輸出電壓紋波的三種不同控制架構:外部補償電壓模式、恒定導通時間和可選補償電流模式,并提供了使用相同電氣規格的測試數據以及輸出電壓紋波、解決方案尺寸、負載瞬態和效率的比較結果。