為盡可能降低 TAD52xx 器件的功耗,請(qǐng)確保未使用的模塊均已禁用,使用應(yīng)用所需的最低采樣率、位時(shí)鐘和控制器時(shí)鐘,并采用盡可能低的 AVDD 和 IOVDD 電源電壓工作。以下列表總結(jié)了最低功耗運(yùn)行的設(shè)置和寄存器:
- 采用盡可能低的電源電壓工作。AVDD 和 IOVDD 獨(dú)立支持 1.8V 或 3.3V 電源(AVDD 和 IOVDD 可以具有不同的電源電平)。
- 未使用的數(shù)字輸入,連接到數(shù)字地。
- 未使用的輸出,保持未連接狀態(tài)。
- 通過(guò) BO_PO_R118 (IN_CH_EN) 寄存器禁用未使用的 DAC 通道。
- 通過(guò) BO_PO_R120 (PWR_CFG) 寄存器禁用 MICBIAS 電源(如果未使用)。
- 采用盡可能低的采樣率工作。
- 禁用 PLL,如果系統(tǒng)提供低抖動(dòng)控制器時(shí)鐘。請(qǐng)參閱第 2 節(jié),了解禁用 PLL 的設(shè)置說(shuō)明。
- 禁用未使用的后處理塊:
- 通過(guò) BO_PO_R115[4:3] (DSP_CFG) 寄存器,禁用雙二階濾波器(如果未使用)。
- 通過(guò) BO_PO_R115[7:6] (DSP_CFG) 寄存器選擇超低延遲濾波器而非線性相位抽取濾波器(如果應(yīng)用允許)。
- 對(duì)于主要 ASI,通過(guò) BO_PO_R26[5:4] (PASI_WLEN) 寄存器使用應(yīng)用允許的最小字長(zhǎng);對(duì)于輔助 ASI,則使用 BO_P3_R26[5:4] (SASI_WLEN)。