ZHCADN1A November 2023 – September 2024 TAA5212 , TAA5242 , TAA5412-Q1 , TAC5111 , TAC5111-Q1 , TAC5112 , TAC5112-Q1 , TAC5211 , TAC5212 , TAC5212-Q1 , TAC5311-Q1 , TAC5312-Q1 , TAC5411-Q1 , TAC5412-Q1 , TAD5112 , TAD5112-Q1 , TAD5142 , TAD5212 , TAD5212-Q1 , TAD5242
該器件支持主要 ASI 和輔助 ASI。有幾種自動運行模式可供選擇,其中主要 BCLK/FYSNC 或輔助 BCLK/FSYNC 可用于確定傳入時序模式。
此外,MCLK/FSYNC 還可用于進行時序確定。
該器件具有以下用于設置時鐘的接口。
| 接口 | 設置 |
|---|---|
| MCLK | 主時鐘 |
| FSYNC | 主要 FSYNC/輔助 SYNC |
| PASI BCLK | 主要 BCLK |
| PASI FSYNC | 主要 FSYNC |
| SASI BCLK | 輔助 BCLK |
| SASI FSYNC | 輔助 SYNC |
可以配置 BCLK 和 FSYNC 引腳以及 GPIO/GPI/GPO 引腳來設置主要 ASI 和輔助 ASI。
| 引腳 | 時序 |
|---|---|
| Fs | 3KHz 至 768KHz |
| BCLK | 256KHz 至 24.576MHz |
| MCLK | 256KHz 至 49.152MHz |
| 引腳 | 時序 |
|---|---|
| Fs | 2.75KHz 至 705.6KHz |
| BCLK | 235.2KHz 至 22.57MHz |
| MCLK | 235.1KHz 至 45.15MHz |