ZHCACT0 june 2023 AM2431 , AM2432 , AM2434 , TPS65219
用例:VSYS=3.3V,LDDR4 存儲器
圖 4-7 展示了在具有 3.3V 輸入電源和 LDDR4 存儲器的系統中 TPS6521908 型號為 AM243x 微控制器供電的原理圖。
來自前置穩壓器的 3.3V 連接到參考系統的主輸入電源 (VSYS),降壓轉換器 (PVIN_Bx),以及 LDO1、LDO3 和 LDO4(PVIN_LDO1、PVIN_LDO34)的電源輸入。3.3V 來自前置穩壓器,可與電源開關結合,為 3.3V VDDSHVx IO 域供電。Buck1、Buck2 和 LDO3 為 AM243x 處理器的其余內核電源軌供電。Buck2 和 Buck3 支持為 DDR4 存儲器供電所需的電壓。
LDO1、LDO2 和 LDO4 是可自由使用、用于外部外設(例如 I/O 所需的 3.3V 電源軌以及用于以太網 PHY 的額外 2.5V 電源軌)的電源。上電和斷電順序中默認啟用 LDO1 和 LD04,默認禁用 LDO2。LDO1 配置為旁路,支持在 3.3V 和 1.8V 之間動態變化。LDO1 上的電壓變化可由 I2C 觸發,或將 VSEL_SD 引腳設為高電平 (LDO1=3.3V) 或低電平 (LDO1=1.8V) 來觸發。GPIO 和 GPO1 是可自由使用的數字資源,默認情況下被禁用,可根據需要通過 I2C 啟用。GPO2 經過預編程,可在上電序列的第二個階段啟用,持續時間為 6ms。它可用于啟用外部電源開關,滿足處理器序列要求。必須為開關選擇適當的電氣規格,在第二個階段的 6ms 內提供穩定的輸出電壓(在 PMIC 啟動上電序列的下一階段之前)。TPS6521908 已預先編程,但保留了作為 NVM 器件的用戶可編程功能,允許完全定制輸出電壓、時序、GPIO 控制等,以最好地滿足系統需求。
圖 4-8 和圖 4-9 展示了 TPS6521908 上編程的上電和斷電序列。