ZHCACT0 june 2023 AM2431 , AM2432 , AM2434 , TPS65219
TPS65219 PMIC 共有三種不同的可訂購器件型號 (OPN),經(jīng)出廠編程,可為 AM243x 供電。應(yīng)根據(jù)用例和設(shè)計要求選擇合適的 OPN。表 3-1 比較了每個電源軌輸出電壓的 NVM 配置與數(shù)字引腳以及封裝選項的配置。如需其他詳細信息,請參考 Ti.com 上的器件數(shù)據(jù)表和技術(shù)參考手冊 (TRM)。
請注意,AM243x 采用 ALX 封裝和 ALV 封裝。AM243x(ALX 封裝)封裝尺寸為 11mm × 11mm,不支持 LPDDR4 或 DDR4 存儲器。AM243x(ALV 封裝)封裝尺寸為 17.2mm × 17.2mm,其優(yōu)點是與 AM64x 引腳對引腳兼容。本應(yīng)用手冊中詳細介紹的三款 TPS65219 可訂購產(chǎn)品針對 AM243x(ALV 封裝)進行了優(yōu)化。
如果使用 AM243x(ALX 封裝),則建議使用 LP87334DRHDR PMIC 作為 AM243x 內(nèi)核電源軌的優(yōu)化電源解決方案。有關(guān)該電源解決方案的更多詳細信息,請參閱使用 LP8733xx 和 TPS65218xx PMIC 為 AM64x 和 AM243x Sitara 處理器供電 應(yīng)用手冊的第 5.3 節(jié)。如果 AM243x(ALX 封裝)用于具有多個外設(shè)的系統(tǒng),我們建議用戶對 TPS65219 進行編程,從而為 AM243x 內(nèi)核電源軌和其他外設(shè)供電。
| TPS6521904 | TPS6521907 | TPS6521908 | ||
|---|---|---|---|---|
| 用例 | Vsys | 3.3V | 5V | 3.3V |
| 支持外部存儲器 | DDR4 | DDR4 | LPDDR4 | |
| BUCK1 | Vout | 0.85V | 0.85V | 0.85V |
| 帶寬 | 高帶寬 | 高帶寬 | 高帶寬 | |
| BUCK2 | Vout | 1.8V | 3.3V | 1.8V |
| 帶寬 | 高帶寬 | 高帶寬 | 高帶寬 | |
| BUCK3 | Vout | 1.2V | 1.2V | 1.1V |
| 帶寬 | 高帶寬 | 高帶寬 | 高帶寬 | |
| LDO1 | Vout | 3.3V(旁路) | 3.3V(旁路) | 3.3V(旁路) |
| LDO2 | Vout | 1.8V(旁路) | 1.8V | 1.2V(默認禁用) |
| LDO3 | Vout | 1.8V | 1.8V | 1.8V |
| LDO4 | Vout | 2.5V | 2.5V | 2.5V |
| GPIO | GPO1 | 禁用 | 啟用 | 禁用 |
| GPO2 | 啟用 | 禁用 | 啟用 | |
| GPIO | 禁用 | 禁用 | 禁用 | |
| 多器件 | 禁用 | 禁用 | 禁用 | |
| MODE_RESET | 配置 | 熱復位 | 熱復位 | 熱復位 |
| MODE_STANDBY | 配置 | 模式和待機 | 模式和待機 | 模式和待機 |
| VSEL_SD_DDR | 配置 | SD | SD | SD |
| 極性 | 高電平 = VOUT 低電平 = 1.8V | 高電平 = VOUT 低電平 = 1.8V | 高電平 = VOUT 低電平 = 1.8V | |
| 電源軌 | LDO1 | LDO1 | LDO1 | |
| EN_PB_VSENSE | 配置 | 按鈕 | 啟用 | 啟用 |
| 首次電源檢測 [1] | FSD 配置 | 啟用 | 啟用 | 啟用 |
| 可訂購器件型號 | 封裝尺寸為 5 x 5mm | TPS6521904RHBR | TPS6521907RHBR | TPS6521908RHBR |
| 封裝尺寸為 4 x 4mm | TPS6521904RSMR | 不適用 | 不適用 | |
技術(shù)參考手冊 | TPS6521904 TRM | TPS6521907 TRM | ||
[1] 首次電源檢測支持一施加電源電壓即上電,即使 EN/PB/VSENSE 引腳為 OFF_REQ 狀態(tài)。FSD 可與任何 ON 請求配置(EN、PB 或 VSENSE)結(jié)合使用。首次上電時,將 EN/PB/VSENSE 引腳視為具有有效的 ON 請求。