ZHCSC13C November 2013 – June 2024 UCC27524A-Q1
PRODUCTION DATA
UCC27524A-Q1 驅(qū)動器器件的輸入和輸出之間具有非常小的傳播延遲,僅為 17ns(典型值),在高頻開關(guān)應(yīng)用中可實現(xiàn)超低脈寬失真。例如,在同步整流器應(yīng)用中,當(dāng)使用單個驅(qū)動器器件來驅(qū)動 SR MOSFET 時,SR MOSFET 的失真非常低。此外,驅(qū)動器器件在兩個通道之間還具有非常精確的 1ns(典型值)內(nèi)部傳播延遲匹配,這對于需要雙柵極驅(qū)動的關(guān)鍵時序應(yīng)用非常有利。例如,在 PFC 應(yīng)用中,可以使用每個輸出通道獨立驅(qū)動一對并聯(lián) MOSFET,兩個通道的輸入均由 PFC 控制器的通用控制信號驅(qū)動。在這種情況下,1ns 延遲匹配可確保同時驅(qū)動并聯(lián) MOSFET,從而更大限度地減小導(dǎo)通和關(guān)斷延遲差異。兩個通道之間緊密匹配的另一個好處是,兩個通道可以連接在一起,從而有效地將驅(qū)動電流能力提高一倍。也就是說,可將 INA 和 INB 輸入連接在一起,將 OUTA 和 OUTB 輸出連接在一起,從而將 A 和 B 通道組合成一個驅(qū)動器;然后,可通過單個信號控制并聯(lián)的功率器件。
直接將 OUTA 和 OUTB 引腳連接在一起時務(wù)必要小心,因為在導(dǎo)通或關(guān)斷期間,兩個通道之間的任何延遲均可能會導(dǎo)致?lián)舸╇娏鱾鲗?dǎo),如圖 7-2 所示。雖然這兩個通道本身就非常匹配(2ns 最大傳播延遲),但請注意,兩個通道之間的輸入閾值電壓電平可能存在差異,這會導(dǎo)致兩個輸出之間出現(xiàn)延遲,這在采用慢速 dV/dt 輸入信號時尤其明顯。每當(dāng)使用 OUTA 和 OUTB 以及 INA 和 INB 之間的直接連接并聯(lián)兩個驅(qū)動器通道時,建議遵循以下指導(dǎo)原則:
如有可能,安全做法是在設(shè)計中添加一個選項,使柵極電阻與 OUTA 和 OUTB 串聯(lián)。這樣就可以選擇使用 0Ω 電阻直接并聯(lián)輸出,或在必要時添加適當(dāng)?shù)拇?lián)電阻來限制擊穿電流。