ZHCSRX8A October 2024 – December 2024 TPS7N53
PRODUCTION DATA
圖 6-1 顯示了簡化的調節電路,其中輸入信號 (VREF) 由內部電流源 (IREF) 和外部電阻器 (RREF) 產生。由于誤差放大器始終采用單位增益配置,因此 LDO 輸出電壓由 VREF 電壓進行編程。VREF 基準電壓由驅動 RREF 電阻器的內部低噪聲電流源生成,通過使用低通濾波器 (CNR || RREF),可以在誤差放大器的輸入端具有非常低的帶寬。
單位增益配置是通過將 SNS 連接到 OUT 來實現的。應最大限度減小輸出端的布線電感,并盡可能靠近輸出端連接 COUT。
該單位增益配置以及高精度 IREF 基準電流使該器件能夠實現出色的輸出電壓精度。低壓降電壓 (VDO) 有助于降低散熱需求并實現穩健的性能。此特性組合使得該器件成為向敏感型模擬低壓 (≤ 1.5V) 器件供電的理想電壓源。