ZHCSQC5D December 2022 – June 2025 TPS7A21-Q1
PRODUCTION DATA
TPS7A21-Q1 的動態性能取決于 PCB 的布局。滿足典型 LDO 需求的 PCB 布局實踐可能會降低 TPS7A21-Q1 的 PSRR、噪聲或瞬態性能。
通過將 CIN 和 COUT 放置在與 TPS7A21-Q1 PCB 的同一側并盡可能靠近封裝,可實現出色性能。盡可能使用寬而短的覆銅布線將 CIN 和 COUT 的接地連接布置回 TPS7A21-Q1 接地引腳。
避免使用較長的布線長度、較窄的布線寬度或通過過孔進行連接。這些連接會增加寄生電感和電阻,導致性能下降,尤其是在瞬態條件下。