ZHCSVK5 August 2024 TPS55287-Q1
PRODUCTION DATA
EN/UVLO 引腳電壓被拉至 0.4V 以下時,TPS55287-Q1 處于關斷模式,并且所有功能都會被禁用。所有內部寄存器都復位為默認值。
當 EN/UVLO 引腳處于高邏輯電平并且 OE 位清零時,TPS55287-Q1 會關閉開關操作,但使 I2C 接口保持有效。同時,如果寄存器 06h 中的 DISCHG 位設置為 1,TPS55287-Q1 將通過內部 100mA 恒定電流將輸出電壓放電到 0.8V 以下。
當 EN/UVLO 引腳處于高邏輯電平時,也可以通過將寄存器 06h 中的 Force_DISCHG 位設置為 1 來啟用 TPS55287-Q1 輸出放電電流。從高電壓到低電壓的輸出電壓瞬變期間,輸出放電電流有助于縮短自動 PFM 模式下的 VOUT 下降時間,或減少 FPWM 模式下的反向電流。由于功率損耗較高,不建議使能放電 FET 的時間超過 10ms。