ZHCSY30 April 2025 TPS388C0-Q1
PRODUCTION DATA
| 參數 | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| 常用參數 | ||||||
| VDD | 輸入電源電壓 | 2.6 | 5.5 | V | ||
| VDDUVLO | 上升閾值 | 2.67 | 2.81 | V | ||
| 下降閾值 | 2.48 | 2.6 | V | |||
| VPOR | 上電復位電壓(2) | 1.65 | V | |||
| IDD_Active | 進入 VDD 引腳的電源電流(MON = HF 有效) |
VDD≤5.5V | 1.55 | 2 | mA | |
| VMONX | MON 電壓范圍 | 0.2 | 5.5 | V | ||
| IMONX | 輸入電流 MONx 引腳 | VMON = 5V | 20 | μA | ||
| VMON_HF | 無調節 | 0.2 | 1.475 | V | ||
| 4X 調節 | 0.8 | 5.5 | V | |||
| 閾值粒度 | 無調節 | 5 | mV | |||
| 4X 調節 | 20 | mV | ||||
| 精度 | VMON | 0.2V≤VMONX≤1.0V | -6 | 6 | mV | |
| 1.0V≤VMONX≤1.475V | -7.5 | 7.5 | mV | |||
| 1.475V≤VMONX≤2.95V | -0.6 | 0.6 | % | |||
| VMONX>2.95V | -0.5 | 0.5 | % | |||
| VHYS | UV、OV 引腳上的遲滯(遲滯與跳閘點 ((UV),(OV)) 相關)(1) | 0.2V<VMONX≤1.475V | 5 | 11 | mV | |
| 1.475V≤VMONX≤2.95V | 9 | 16 | ||||
| VMONX>2.95V | 17 | 28 | mV | |||
| MON_OFF | 關閉電壓閾值 | 受監控的 VMON 下降沿 | 140 | 215 | mV | |
| ILKG | 輸出漏電流 — NIRQ、NRST | VDD = VNIRQ = VNRST = 5.5V | 300 | nA | ||
| VOL | 低電平輸出電壓-NIRQ | NIRQ 外部 10K 上拉至 3.3V | 100 | mV | ||
| Ilkg(OD) | 開漏輸出漏電流-NIRQ | NIRQ 引腳處于高阻抗狀態,VNIRQ = 5.5V,VIT+ < VDD | 90 | nA | ||
| NIRQ | 內部下拉電阻 | 漏極開路 | 100 | Ω | ||
| VOL | 低電平輸出電壓-NRST | NRST 外部 10K 上拉至 3.3V | 100 | mV | ||
| Ilkg(OD) | 開漏輸出漏電流-NRST | NRST 引腳處于高阻抗狀態,VNRST = 5.5,VIT+ < VDD | 90 | nA | ||
| VOL | 低電平輸出電壓-WDO | WDO 外部 10K 上拉至 3.3V | 100 | mV | ||
| Ilkg(OD) | 開漏輸出漏電流-WDO | WDO 引腳處于高阻抗狀態,VWDO = 5.5,VIT+ < VDD | 500 | nA | ||
| WDO | 置于低電平時的導通電阻 | 開漏 | 12 | 17 | Ω |
|
| NRST | 內部下拉電阻 | 漏極開路 | 100 | Ω | ||
| WDI_L | 邏輯低電平輸入 | 0.24xVDD | V | |||
| WDI_H | 邏輯高電平輸入 | VDD>4.5V | 0.55xVDD | V | ||
| WDI_H | 邏輯高電平輸入 | VDD<4.5V | 0.60xVDD | V | ||
| WDE_L | 邏輯低電平輸入 | 0.36 | V | |||
| WDE_H | 邏輯高電平輸入 | 1.26 | V | |||
| IADDR | ADDR 引腳電流 | 20 | μA | |||
| I2C ADDR | (十六進制格式) | R=5.36k | 0x30 | |||
| R=16.2k | 0x31 | |||||
| R=26.7k | 0x32 | |||||
| R=37.4k | 0x33 | |||||
| R=47.5k | 0x34 | |||||
| R=59.0k | 0x35 | |||||
| R=69.8k | 0x36 | |||||
| R=80.6k | 0x37 | |||||
| TSD | 熱關斷 | 155 | ℃ | |||
| TSD Hys | 熱關斷遲滯 | 25 | ℃ | |||
| I2C 電氣規范 | ||||||
| CB | SDA 和 SCL 的容性負載 | 400 | pF | |||
| SDA、SCL | 低電平閾值 | 1.2V I2C 邏輯電平 | 0.36 | V | ||
| SDA、SCL | 高電平閾值 | 1.2V I2C 邏輯電平 | 0.84 | V | ||
| SDA、SCL | 低電平閾值 | 1.8V I2C 邏輯電平 | 0.54 | V | ||
| SDA、SCL | 高電平閾值 | 1.8V I2C 邏輯電平 | 1.26 | V | ||
| SDA、SCL | 低電平閾值 | 3.3V I2C 邏輯電平 | 0.99 | V | ||
| SDA、SCL | 高電平閾值 | 3.3V I2C 邏輯電平 | 2.31 | V | ||
| SDA | VOL | IOL = 5mA | 0.4 | V | ||