ZHCSY30 April 2025 TPS388C0-Q1
PRODUCTION DATA
當使用 TI_CONTROL 寄存器時,NRST 引腳具有可編程復位延遲時間,該時間可以在 0.2ms 至 200ms 范圍內調節。NRST 是開漏輸出,必須通過 1kΩ 至 100kΩ 上拉電阻器上拉。當器件上電且 POR 完成時,NRST 將置為低電平有效,直到 BIST 完成。在 BIST 之后,NRST 保持高電平(未置為有效),直到其由可映射的故障條件觸發。如果 NRST 引腳拉至意外狀態,則 NRST_MISMATCH 故障將置為有效。例如,如果 NRST 引腳處于高阻抗狀態(邏輯高電平)并從外部拉至低電平,則 NRST_MISMATCH 故障將置為有效。在 NRST 切換期間,NRST 不匹配在 2μs 后激活,NRST 必須高于 0.6*VDD 才能被視為邏輯高電平狀態。
可以使用 IEN_VENDOR 寄存器將 NRST 映射到看門狗故障。如果 NRST 映射到看門狗故障、則 NRST 引腳在看門狗故障期間置為有效、并在復位延遲 (tD) 后無效。
NRST 還可以使用 FC_LF[n] 寄存器映射到 OVHF 和 UVHF 故障。如果受監控電壓降至或升至超出編程的 OVHF 和 UVHF 閾值,則 NRST 將置為有效,將 NRST 引腳驅動為低電平。當受監控電壓返回到有效窗口時,將啟用一個復位延遲電路,使 NRST 在指定的復位延遲時間 (tD) 內保持低電平。請注意,如果在 NRST 被置為有效時 NRST 未從 OVHF 和 UVHF 故障映射,則 NRST 置為無效;在重新映射時 NRST 被重新置為有效(假設電壓仍處于有效窗口之外)。
tD 周期由 TI_CONTROL 寄存器中的 RST_DLY[2:0] 值決定。當復位延遲過后,NRST 引腳進入高阻抗狀態,并使用上拉電阻器將 NRST 保持在高電平。上拉電阻器必須連接到適當的電壓軌,以便在正確的接口電壓下連接其他器件。為了設計適當的電壓電平,在選擇上拉電阻器阻值時要考慮一些因素。上拉電阻值由輸出邏輯低電壓 (VOL)、容性負載和漏電流決定。