放置在 USB 連接器附近時,由于低 IO 電容和超低泄漏電流規格,TPD4E001 ESD 解決方案在正常運行期間幾乎不會或不會發生信號失真。TPD4E001 確保核心電路受到保護,以及系統在發生 ESD 沖擊時能夠正常運作。為了確保正常運行,必須遵循以下布局/設計指南:
- 將 TPD4E001 解決方案放置在靠近連接器的位置。這樣,TPD4E001 就可以在 ESD 沖擊造成的能量到達系統板的內部電路之前使其消失。
- 將一個 0.1μF 的電容器放置在靠近 VCC 引腳的位置。這可限制在 ESD 沖擊事件期間,IO 引腳上發生任何瞬時電壓浪涌。
- 確保對 VCC 和 GND 環路進行足夠的金屬化處理。在正常運行期間,TPD4E001 會消耗一定 nA 的泄漏電流。但在 ESD 事件期間,VCC 和 GND 的電流可能在 15A 至 30A 之間,具體取決于 ESD 級別。足夠的電流路徑可確保與 ESD 沖擊相關的所有能量實現安全放電。
- 讓未使用的 IO 引腳保持懸空。在這個保護兩個 USB 端口的示例中,沒有 IO 引腳處于未使用狀態。
- VCC 引腳可通過兩種不同的方式進行連接:
- 如果 VCC 引腳連接到系統電源,TPD4E001 將作為瞬態抑制器抑制任何高于 VCC + VF 的信號擺幅。建議在器件 VCC 引腳上使用 0.1μF 的電容器來實現 ESD 旁路。
- 如果 VCC 引腳未連接至系統電源,TPD4E001 可以承受更高的信號擺幅(最高 10V)。請注意,仍建議在 VCC 引腳上使用 0.1μF 的電容器來實現 ESD 旁路。