ZHCSYK3 July 2025 TMF0008
PRODUCTION DATA
單線接口通信沒有參考時(shí)鐘。因此,所有通信都是異步進(jìn)行的,使用固定時(shí)隙 (tSLOT) 和變化的脈寬表示邏輯 0 和 1。在空閑狀態(tài)下,外部上拉電阻使線路保持高電平。所有位通信(無論是寫入還是讀?。┒加芍鳈C(jī)發(fā)起,方法是將數(shù)據(jù)線驅(qū)動為低電平,并將位值解碼為數(shù)據(jù)線保持低電平的時(shí)間。
盡管通信是按位進(jìn)行,但主機(jī)和器件之間交換的數(shù)據(jù)仍然按字節(jié)進(jìn)行。每個(gè)字節(jié)先發(fā)送最低有效位。發(fā)送不完整的字節(jié)時(shí),器件行為不予驗(yàn)證。
圖 6-17 中的寫入“1”時(shí)序圖顯示主機(jī)通過在 tF + tW1L - t ε 時(shí)間內(nèi)將 SDQ 總線拉至低電平,然后釋放 SDQ 總線來啟動寫 1 傳輸。同樣,圖 6-18 中的寫入“0”時(shí)序圖顯示主機(jī)通過在 tF + tW0L - tε 時(shí)間內(nèi)將 SDQ 總線拉至低電平,然后釋放 SDQ 總線來啟動寫 0 傳輸。當(dāng) SDQ 總線上的電壓降至閾值 VTL 以下,器件啟動內(nèi)部時(shí)序生成器,該發(fā)生器確定在寫入時(shí)隙內(nèi)何時(shí)對 SDQ 線采樣,以確定該位是 1 還是 0。該器件在最長 tW1L 和最短 tW0L 之間的時(shí)間段內(nèi)對 SDQ 線進(jìn)行采樣。
圖 6-19 中的讀取數(shù)據(jù)時(shí)序圖顯示主機(jī)通過在 tF + tRL 時(shí)間內(nèi)將 SDQ 總線拉至低電平來啟動位的傳輸。然后,該器件進(jìn)行響應(yīng):將 SDQ 總線驅(qū)動為低電平來發(fā)送讀取 0,或釋放 SDQ 總線來發(fā)送讀取 1。主機(jī)必須將上拉電阻和總線電容引起的上升時(shí)間考慮在內(nèi),以便確定對器件發(fā)送的位電平進(jìn)行采樣或驅(qū)動下一個(gè)讀取位時(shí)隙的采樣窗口。