ZHCSOF3G April 2006 – July 2021 TLV320AIC3106
PRODUCTION DATA
請參考 PDF 數據表獲取器件具體的封裝圖。
回放路徑包括混頻器/多路復用器功能(從立體聲 DAC 和所選輸入,經可編程音量控制至各種輸出)。
TLV320AIC3106 包含四個高功率輸出驅動器以及三個全差分輸出驅動器。高功率輸出驅動器可驅動各種負載配置,包括使用交流耦合電容器的最多四通道的單端 16? 耳機,或使用無電容器輸出配置的立體聲 16? 耳機。
立體聲音頻 DAC 支持從 8kHz 到 96kHz 的采樣率,包括 DAC 路徑中的可編程數字濾波,以支持 3D、低音、高音、中音效果、揚聲器均衡和去加重功能,實現 32kHz、44.1kHz 和 48kHz 采樣率。立體聲音頻 ADC 支持 8kHz 至 96kHz 采樣率,之前要有可編程增益放大器或 AGC,提供高達 59.5dB 的模擬增益,用于低電平麥克風輸入。TLV320AIC3106 提供極高的啟動 (8ms–1,408ms) 和衰減 (0.05s–22.4s) 編程范圍。擴展的 AGC 范圍可針對許多類型的應用對 AGC 進行微調。
對于不需要處理模擬或數字信號的節電應用,可將器件置于特殊的模擬信號直通模式。此模式可顯著降低功耗,因為在此直通操作期間,器件的大部分會斷電。
串行控制總線支持 SPI 或 I2C 協議,而串行音頻數據總線可針對 I2S、左右平衡、DSP 或 TDM 模式進行編程。包括一個用于生成靈活時鐘的高度可編程的 PLL,并且為來自各種可用 MCLK(工作頻率從 512kHz 到 50MHz 不等,其中尤為重視最常用的 12MHz、13MHz、16MHz、19.2MHz 和 19.68MHz 系統時鐘頻率)的所有標準音頻速率提供支持。
TLV320AIC3106 的模擬工作電壓為 2.7V–3.6V,數字內核電壓為 1.65V–1.95V,數字 I/O 電壓為 1.1V–3.6V。該器件提供 5mm × 5mm,80 焊球 MicroStar Junior? BGA 封裝,以及 7mm × 7mm、48 引線 QFN 封裝。