ZHCS328D February 2013 – January 2025 TAS2505
PRODUCTION DATA
TAS2505 可通過多種選項(xiàng)為 DAC 部分以及接口和其他控制塊生成時(shí)鐘。DAC 的時(shí)鐘需要一個(gè)源基準(zhǔn)時(shí)鐘。該時(shí)鐘可以在各種器件引腳上提供,如 MCLK、BCLK 或 GPIO 引腳。通過編程頁(yè) 0 寄存器 4 位 D1–D0 上的 CODEC_CLKIN 值,可以選擇編解碼器的源基準(zhǔn)時(shí)鐘。然后,CODEC_CLKIN 可通過 TAS2505 應(yīng)用參考指南 中的圖 2 至 7 所示的高度靈活的時(shí)鐘分頻器進(jìn)行路由,以生成 DAC 和“數(shù)字效果”部分(也位于 TAS2505 應(yīng)用參考指南 (SLAU472))所需的各種時(shí)鐘。如果無法通過 MCLK、BCLK 或 GPIO 上的基準(zhǔn)時(shí)鐘生成所需的音頻時(shí)鐘,TAS2505 還提供了使用片上 PLL(支持各種分?jǐn)?shù)倍乘值)來生成所需時(shí)鐘的選項(xiàng)。從 CODEC_CLKIN 開始,TAS2505 提供了多個(gè)可編程時(shí)鐘分頻器,可以為“數(shù)字效果”部分的 DAC 和時(shí)鐘實(shí)現(xiàn)各種采樣速率。
更多詳細(xì)信息請(qǐng)見 TAS2505 應(yīng)用參考指南 (SLAU472)。