ZHCSPN0A December 2023 – October 2024 TAD5242
PRODUCTION DATA
| 引腳 | 類型 | 說明 | |
|---|---|---|---|
| 名稱 | 編號 | ||
| VSS | A1 | 地 | 接地引腳。直接短接至電路板接地層。 |
| DREG | 1 | 數字電源 | 數字電源的數字片上穩壓器輸出電壓(標稱值為 1.55V) |
| BCLK | 2 | 數字 I/O | 音頻串行數據接口總線位時鐘 |
| FSYNC | 3 | 數字 I/O | 音頻串行數據接口總線幀同步信號 |
| MD6 | 4 | 數字 I/O | TDM 模式:菊花鏈輸出 |
| I2S/LJ 模式:單聲道/立體聲 DAC 通道選擇 | |||
| DIN | 5 | 數字輸入 | 音頻串行數據接口總線輸入 |
| IOVDD | 6 | 數字電源 | 數字 I/O 電源(標稱值為 1.8V 或 3.3V) |
| VSS | A2 | 地 | 接地引腳。直接短接至電路板接地層。 |
| MD1 | 7 | 數字輸入 | 控制器模式:幀速率和 BCLK 頻率選擇 |
| 目標模式:AVDD 電源、字長和內插濾波器類型選擇 | |||
| MD2 | 8 | 數字輸入 | 控制器模式:幀速率和 BCLK 頻率選擇 |
| 目標模式:AVDD 電源、字長和內插濾波器類型選擇 | |||
| MD3 | 9 | 數字輸入 | 控制器模式:控制器時鐘輸入 |
| 目標模式:直接短接至電路板接地層。 | |||
| MD4 | 10 | 數字輸入 | DAC 輸出配置選擇 |
| GPO | 11 | 數字輸出 | 中斷輸出(鎖存) |
| MD5 | 12 | 數字輸入 | DAC 輸出配置選擇 |
| VSS | A3 | 地 | 接地引腳。直接短接至電路板接地層。 |
| MD0 | 13 | 模擬輸入 | 用于控制器/目標模式和 I2S/TDM/LJ 模式選擇的多級模擬輸入 |
| VSSA | 14 | 地 | 直接短接至電路板接地層 |
| VSSA | 15 | 地 | 直接短接至電路板接地層 |
| VSSA | 16 | 地 | 直接短接至電路板接地層 |
| VSSA | 17 | 地 | 直接短接至電路板接地層 |
| VSSA | 18 | 地 | 直接短接至電路板接地層 |
| VSS | A4 | 地 | 接地引腳。直接短接至電路板接地層。 |
| OUT1M | 19 | 模擬輸出 | 模擬輸出 1M 引腳 |
| OUT1P | 20 | 模擬輸出 | 模擬輸出 1P 引腳 |
| OUT2P | 21 | 模擬輸出 | 模擬輸出 2P 引腳 |
| OUT2M | 22 | 模擬輸出 | 模擬輸出 2M 引腳 |
| AVDD | 23 | 模擬電源 | 模擬電源(標稱值為 1.8V 或 3.3V) |
| VREF | 24 | 模擬 | 模擬基準電壓濾波器輸出 |