ZHCSPO0A December 2023 – March 2025 TAD5112-Q1
PRODUCTION DATA
除了增益校準外,每個錄音通道的相位延遲可進行精細校準或調整,步長為一個調制器時鐘周期,相位誤差的周期范圍為 1 至 63。數字麥克風的調制器時鐘是由 PDM_CLK 設置的時鐘,就是默認配置中的 3.072MHz(輸出數據采樣速率為 48kHz 的倍數或約數)或 2.8224MHz(輸出數據采樣速率為 44.1kHz 的倍數或約數)。用戶可以使用 PDM_CLK_CFG[1:0] (P0_R53_D[7:6]) 寄存器位配置 PDM_CLK。對于許多必須在每個通道之間以高分辨率進行相位匹配的應用(包括由外部元件或麥克風導致的任何通道間相位不匹配),可編程通道相位校準功能非常有用。表 6-43 展示了使用默認調制器時鐘運行時可用的通道相位校準可編程選項。
| P0_R84_D[7:2]:ADC_CH1_PCAL[5:0] | 輸入通道 1 的通道相位校準設置 |
|---|---|
| 00 0000 = 0d(默認值) | 無相位校準 |
| 00 0001 = 1d | 相位校準延遲設置為一個調制器時鐘周期 |
| … | … |
| 11 1111 = 63d | 相位校準延遲設置為 63 個調制器時鐘周期 |
同樣,可以分別使用 ADC_CH2_PCAL (P0_R89_D[7:2]) 到 ADC_CH4_PCAL (P0_R97_D[7:2]) 寄存器位來配置輸入通道 2 到通道 4 的通道相位校準設置。