ZHCSPN2A January 2024 – March 2025 TAC5412-Q1
PRODUCTION DATA
該寄存器頁面(如表 7-228 所示)包含 ADC 一階 IIR 濾波器的可編程系數(shù)、ADC 數(shù)字音量控制和通道 1 至 4 的精細(xì)增益控制、ADC 輔助混頻器和 UAD 濾波器的可編程系數(shù)。
| 地址 | 寄存器 | 復(fù)位 | 說明 |
| 0x00 | PAGE[7:0] | 0x00 | 器件頁寄存器 |
| 0x08 | ADC_IIR_D1_BYT1[7:0] | 0x00 | 可編程 ADC 一階 IIR 濾波器,D1 系數(shù)字節(jié)[31:24] |
| 0x09 | ADC_IIR_D1_BYT2[7:0] | 0x00 | 可編程 ADC 一階 IIR 濾波器,D1 系數(shù)字節(jié)[23:16] |
| 0x0A | ADC_IIR_D1_BYT3[7:0] | 0x00 | 可編程 ADC 一階 IIR 濾波器,D1 系數(shù)字節(jié)[15:8] |
| 0x0B | ADC_IIR_D1_BYT4[7:0] | 0x00 | 可編程 ADC 一階 IIR 濾波器,D1 系數(shù)字節(jié)[7:0] |
| 0x0C | DEV_BQ_BUFSWAP_FLAG_BYT1[7:0] | 0x00 | 器件雙二階緩沖器交換標(biāo)志系數(shù)字節(jié)[31:24] |
| 0x0D | DEV_BQ_BUFSWAP_FLAG_BYT2[7:0] | 0x00 | 器件雙二階緩沖器交換標(biāo)志系數(shù)字節(jié)[23:16] |
| 0x0E | DEV_BQ_BUFSWAP_FLAG_BYT3[7:0] | 0x00 | 器件雙二階緩沖器交換標(biāo)志系數(shù)字節(jié)[15:8] |
| 0x0F | DEV_BQ_BUFSWAP_FLAG_BYT4[7:0] | 0x00 | 器件雙二階緩沖器交換標(biāo)志系數(shù)字節(jié)[7:0] |
| 0x0C | ADC_VOL_CH1_BYT1[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 1 系數(shù)字節(jié)[31:24] |
| 0x0D | ADC_VOL_CH1_BYT2[7:0] | 0x80 | 數(shù)字音量控制,ADC 通道 1 系數(shù)字節(jié)[23:16] |
| 0x0E | ADC_VOL_CH1_BYT3[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 1 系數(shù)字節(jié)[15:8] |
| 0x0F | ADC_VOL_CH1_BYT4[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 1 系數(shù)字節(jié)[7:0] |
| 0x10 | ADC_VOL_CH2_BYT1[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 2 系數(shù)字節(jié)[31:24] |
| 0x11 | ADC_VOL_CH2_BYT2[7:0] | 0x80 | 數(shù)字音量控制,ADC 通道 2 系數(shù)字節(jié)[23:16] |
| 0x12 | ADC_VOL_CH2_BYT3[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 2 系數(shù)字節(jié)[15:8] |
| 0x13 | ADC_VOL_CH2_BYT4[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 2 系數(shù)字節(jié)[7:0] |
| 0x14 | ADC_VOL_CH3_BYT1[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 3 系數(shù)字節(jié)[31:24] |
| 0x15 | ADC_VOL_CH3_BYT2[7:0] | 0x80 | 數(shù)字音量控制,ADC 通道 3 系數(shù)字節(jié)[23:16] |
| 0x16 | ADC_VOL_CH3_BYT3[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 3 系數(shù)字節(jié)[15:8] |
| 0x17 | ADC_VOL_CH3_BYT4[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 3 系數(shù)字節(jié)[7:0] |
| 0x18 | ADC_VOL_CH4_BYT1[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 4 系數(shù)字節(jié)[31:24] |
| 0x19 | ADC_VOL_CH4_BYT2[7:0] | 0x80 | 數(shù)字音量控制,ADC 通道 4 系數(shù)字節(jié)[23:16] |
| 0x1A | ADC_VOL_CH4_BYT3[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 4 系數(shù)字節(jié)[15:8] |
| 0x1F | ADC_VOL_CH4_BYT4[7:0] | 0x00 | 數(shù)字音量控制,ADC 通道 4 系數(shù)字節(jié)[7:0] |
| 0x20 | ADC_SF2_CH1_BYT1[7:0] | 0x40 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 1 系數(shù)字節(jié)[31:24] |
| 0x21 | ADC_SF2_CH1_BYT2[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 1 系數(shù)字節(jié)[23:16] |
| 0x22 | ADC_SF2_CH1_BYT3[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 1 系數(shù)字節(jié)[15:8] |
| 0x23 | ADC_SF2_CH1_BYT4[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 1 系數(shù)字節(jié)[7:0] |
| 0x24 | ADC_SF2_CH2_BYT1[7:0] | 0x40 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 2 系數(shù)字節(jié)[31:24] |
| 0x25 | ADC_SF2_CH2_BYT2[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 2 系數(shù)字節(jié)[23:16] |
| 0x26 | ADC_SF2_CH2_BYT3[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 2 系數(shù)字節(jié)[15:8] |
| 0x27 | ADC_SF2_CH2_BYT4[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 2 系數(shù)字節(jié)[7:0] |
| 0x28 | ADC_SF2_CH3_BYT1[7:0] | 0x40 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 3 系數(shù)字節(jié)[31:24] |
| 0x29 | ADC_SF2_CH3_BYT2[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 3 系數(shù)字節(jié)[23:16] |
| 0x2A | ADC_SF2_CH3_BYT3[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 3 系數(shù)字節(jié)[15:8] |
| 0x2B | ADC_SF2_CH3_BYT4[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 3 系數(shù)字節(jié)[7:0] |
| 0x2C | ADC_SF2_CH4_BYT1[7:0] | 0x40 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 4 系數(shù)字節(jié)[31:24] |
| 0x2D | ADC_SF2_CH4_BYT2[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 4 系數(shù)字節(jié)[23:16] |
| 0x2E | ADC_SF2_CH4_BYT3[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 4 系數(shù)字節(jié)[15:8] |
| 0x2F | ADC_SF2_CH4_BYT4[7:0] | 0x00 | 數(shù)字 SF2(精細(xì)增益)控制,ADC 通道 4 系數(shù)字節(jié)[7:0] |
| 0x30 | ADC_AUX_MIX_CH1_BYT1[7:0] | 0x00 | ADC 輔助混頻器 CH1 系數(shù)字節(jié)[31:24] |
| 0x31 | ADC_AUX_MIX_CH1_BYT2[7:0] | 0x00 | ADC 輔助混頻器 CH1 系數(shù)字節(jié)[23:16] |
| 0x32 | ADC_AUX_MIX_CH1_BYT3[7:0] | 0x00 | ADC 輔助混頻器 CH1 系數(shù)字節(jié)[15:8] |
| 0x33 | ADC_AUX_MIX_CH1_BYT4[7:0] | 0x00 | ADC 輔助混頻器 CH1 系數(shù)字節(jié)[7:0] |
| 0x34 | ADC_AUX_MIX_CH2_BYT1[7:0] | 0x00 | ADC 輔助混頻器 CH2 系數(shù)字節(jié)[31:24] |
| 0x35 | ADC_AUX_MIX_CH2_BYT2[7:0] | 0x00 | ADC 輔助混頻器 CH2 系數(shù)字節(jié)[23:16] |
| 0x36 | ADC_AUX_MIX_CH2_BYT3[7:0] | 0x00 | ADC 輔助混頻器 CH2 系數(shù)字節(jié)[15:8] |
| 0x37 | ADC_AUX_MIX_CH2_BYT4[7:0] | 0x00 | ADC 輔助混頻器 CH2 系數(shù)字節(jié)[7:0] |
| 0x68 | ADC_UAD_BPF_B0_BYT1[7:0] | 0x07 | UAD BQ B0 系數(shù)[31:24] |
| 0x69 | ADC_UAD_BPF_B0_BYT2[7:0] | 0xDF | UAD BQ B0 系數(shù)[23:16] |
| 0x6A | ADC_UAD_BPF_B0_BYT3[7:0] | 0x9E | UAD BQ B0 系數(shù)[15:8] |
| 0x6B | ADC_UAD_BPF_B0_BYT4[7:0] | 0x1D | UAD BQ B0 系數(shù)[7:0] |
| 0x6C | ADC_UAD_BPF_B1_BYT1[7:0] | 0x00 | UAD BQ B1 系數(shù)[31:24] |
| 0x6D | ADC_UAD_BPF_B1_BYT2[7:0] | 0x00 | UAD BQ B1 系數(shù)[23:16] |
| 0x6E | ADC_UAD_BPF_B1_BYT3[7:0] | 0x00 | UAD BQ B1 系數(shù)[15:8] |
| 0x6F | ADC_UAD_BPF_B1_BYT4[7:0] | 0x00 | UAD BQ B1 系數(shù)[7:0] |
| 0x70 | ADC_UAD_BPF_B2_BYT1[7:0] | 0xF8 | UAD BQ B2 系數(shù)[31:24] |
| 0x71 | ADC_UAD_BPF_B2_BYT2[7:0] | 0x20 | UAD BQ B2 系數(shù)[23:16] |
| 0x72 | ADC_UAD_BPF_B2_BYT3[7:0] | 0x61 | UAD BQ B2 系數(shù)[15:8] |
| 0x73 | ADC_UAD_BPF_B2_BYT4[7:0] | 0xE2 | UAD BQ B2 系數(shù)[7:0] |
| 0x74 | ADC_UAD_BPF_A1_BYT1[7:0] | 0x3C | UAD BQ A1 系數(shù)[31:24] |
| 0x75 | ADC_UAD_BPF_A1_BYT2[7:0] | 0x31 | UAD BQ A1 系數(shù)[23:16] |
| 0x76 | ADC_UAD_BPF_A1_BYT3[7:0] | 0x2E | UAD BQ A1 系數(shù)[15:8] |
| 0x77 | ADC_UAD_BPF_A1_BYT4[7:0] | 0xF5 | UAD BQ A1 系數(shù)[7:0] |
| 0x78 | ADC_UAD_BPF_A2_BYT1[7:0] | 0x70 | UAD BQ A2 系數(shù)[31:24] |
| 0x79 | ADC_UAD_BPF_A2_BYT2[7:0] | 0x40 | UAD BQ A2 系數(shù)[23:16] |
| 0x7A | ADC_UAD_BPF_A2_BYT3[7:0] | 0xC3 | UAD BQ A2 系數(shù)[15:8] |
| 0x7B | ADC_UAD_BPF_A2_BYT4[7:0] | 0xC5 | UAD BQ A2 系數(shù)[7:0] |