ZHCSPN6A January 2024 – December 2024 TAC5311-Q1
PRODUCTION DATA
對于低功耗應用,TAC5311-Q1 提供了將器件配置為 Power Tune 模式的選項。可以通過將 PWR_TUNE_CFG0 (P0_R78) 寄存器設置為 0xD4、將 PWR_TUNE_CFG1 (P0_R79) 寄存器設置為 0x86 并將 PLL_DIS (P0_R52_D[7]) 設置為1'b1 來配置此模式。為了實現節能,ADC 和 DAC 調制器時鐘設置為以 1.536MHz(輸入和輸出數據采樣速率為 48kHz 的倍數或約數)或 1.4112MHz(輸入和輸出數據采樣速率為 44.1kHz 的倍數或約數)運行。有關更多詳細信息,請參閱不同使用場景下的 TAC5x1x-Q1 功耗矩陣 應用報告。