ZHCSMF8N December 2003 – June 2024 SN74LVC1T45
PRODUCTION DATA
圖 4-1 DBV 封裝,6 引腳 SOT-23(頂視圖)
圖 4-3 DRL 封裝,6 引腳 SOT(頂視圖)
圖 4-2 DCK 封裝,6 引腳 SC70(頂視圖)
圖 4-4 DPK 封裝,6 引腳 USON(頂視圖)| 引腳 | 類型(1) | 說明 | ||
|---|---|---|---|---|
| 名稱 | DBV、DCK、DRL、DPK | |||
| VCCA | 1 | P | SYSTEM-1 電源電壓(1.65V 至 5.5V) | |
| GND | 2 | G | 器件 GND | |
| A | 3 | I/O | 輸出電平取決于 VCC1 電壓。 | |
| B | 4 | I/O | 輸入閾值取決于 VCC2 電壓。 | |
| DIR | 5 | I | GND(低電平)決定 B 端口至 A 端口方向。 | |
| VCCB | 6 | P | SYSTEM-2 電源電壓(1.65V 至 5.5V) | |
| 圖例 | |
|---|---|
| 電源 | 輸入 |
| 輸入或輸出 | 接地 |
| 引腳 | 類型(1) | 說明 | |
|---|---|---|---|
| 編號 | 名稱 | ||
| A1 | VCCA | P | SYSTEM-1 電源電壓(1.65V 至 5.5V) |
| A2 | VCCB | P | SYSTEM-2 電源電壓(1.65V 至 5.5V) |
| B1 | GND | G | 器件 GND |
| B2 | DIR | I | GND(低電平)決定 B 端口至 A 端口方向。 |
| C1 | A | I/O | 輸出電平取決于 VCC1 電壓。 |
| C2 | B | I/O | 輸入閾值取決于 VCC2 電壓。 |