ZHCSVD3E December 2003 – March 2024 SN65MLVD200A , SN65MLVD202A , SN65MLVD204A , SN65MLVD205A
PRODUCTION DATA
| 參數 | 測試條件 | 最小值(1) | 典型值(2) | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| |VAB| 或 |VYZ| | 差分輸出電壓幅度 | 請參閱圖 7-2 | 480 | 650 | mV | |
| Δ|VAB| 或 Δ|VYZ| | 邏輯狀態之間的差分輸出電壓幅度變化 | -50 | 50 | mV | ||
| VOS(SS) | 穩定狀態共模輸出電壓 | 請參閱圖 7-3 | 0.8 | 1.2 | V | |
| ΔVOS(SS) | 邏輯狀態之間的穩態共模輸出電壓變化 | -50 | 50 | mV | ||
| VOS(PP) | 峰峰值共模輸出電壓 | 150 | mV | |||
| VY(OC) 或 VA(OC) | 最大穩態開路輸出電壓 | 請參閱圖 7-7 | 0 | 2.4 | V | |
| VZ(OC) 或 VB(OC) | 最大穩態開路輸出電壓 | 0 | 2.4 | V | ||
| VP(H) | 電壓過沖,低電平至高電平輸出 | 請參閱圖 7-5 | 1.2 VSS | V | ||
| VP(L) | 電壓過沖,高電平至低電平輸出 | -0.2 VSS | V | |||
| IIH | 高電平輸入電流(D、DE) | VIH = 2V 至 VCC | 0 | 10 | μA | |
| IIL | 低電平輸入電流(D、DE) | VIL = GND 至 0.8V | 0 | 10 | μA | |
| |IOS| | 差分短路輸出電流幅度 | 請參閱圖 6-4 | 24 | mA | ||
| IOZ | 高阻抗狀態輸出電流(僅驅動器) | –1.4V ≤(VY 或 VZ)≤ 3.8V, 其他輸出 = 1.2V | -15 | 10 | μA | |
| IO(OFF) | 斷電輸出電流 | –1.4V ≤(VY 或 VZ)≤ 3.8V,其他輸出 = 1.2V,0V ≤ VCC ≤ 1.5V | -10 | 10 | μA | |
| CY 或 CZ | 輸出電容 | VI = 0.4 sin(30E6πt) + 0.5V,(3) 其他輸入為 1.2V,禁用驅動器 | 3 | pF | ||
| CYZ | 差分輸出電容 | VAB = 0.4 sin(30E6πt)V,(3) 禁用驅動器 | 2.5 | pF | ||
| CY/Z | 輸出電容平衡,(CY/CZ) | 0.99 | 1.01 | |||