ZHCSJI8C March 2019 – April 2024 DS90UB953A-Q1
PRODUCTION DATA
串行器有一個(gè) PDB 輸入引腳來啟用器件或使其關(guān)斷。此引腳可由外部器件或通過 VDD 進(jìn)行控制,其中 VDD = 1.71V 至 1.89V。電路板上的所有電源穩(wěn)定后,PDB 會(huì)變?yōu)楦唠娖健?/p>
當(dāng) PDB 被驅(qū)動(dòng)為低電平時(shí),請(qǐng)確保將引腳驅(qū)動(dòng)至 0V 至少 3ms 后再釋放該引腳或?qū)⑵潋?qū)動(dòng)為高電平。在 PDB 直接上拉到 VDD 的情況下,需要一個(gè) 10k? 的上拉電阻和一個(gè) > 10μF 的接地電容。
將 PDB 切換為低電平使器件關(guān)斷,并將所有控制寄存器復(fù)位為默認(rèn)值。上電后,如果發(fā)現(xiàn)任何錯(cuò)誤,TI 建議清除寄存器以復(fù)位錯(cuò)誤。
確保在 VDDPLL 之前或與 VDDPLL 同時(shí)加電 VDDDRV。