ZHCSQ92C March 2022 – May 2025 AFE7903
PRODUCTION DATA
TA = +25°C 時的典型值,使用標稱電源。除非另有說明,否則 TX 輸入數據速率 = 491.52MSPS、fDAC = 11796.48MSPS、交錯模式、AOUT = –1dBFS、第一奈奎斯特區域輸出、內部 PLL、fREF = 491.52MSPS、24 倍插值、DSA = 0dB、Sin(x)/x 啟用和 DSA 校準
| Aout = -0.5dBFS,3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 差分增益誤差 = POUT(DSA 設置 - 1)- POUT(DSA 設置)+ 1 |
| 3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 積分增益誤差 = POUT(DSA 設置)- POUT(DSA 設置 = 0)+(DSA 設置) |
| 3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 差分相位誤差 = PhaseOUT(DSA 設置 - 1)- PhaseOUT(DSA 設置) |
| 3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 積分相位誤差 = Phase(DSA 設置)- Phase(DSA 設置 = 0) |

| 3.5GHz 匹配,1TX | ||
| 差分相位誤差 = PhaseOUT(DSA 設置 - 1)- PhaseOUT(DSA 設置) |

| 3.5GHz 匹配,1TX | ||
| 積分相位誤差 = Phase(DSA 設置)- Phase(DSA 設置 = 0) |

| 3.5GHz 匹配,1TX | ||
| 差分相位誤差 = PhaseOUT(DSA 設置 - 1)- PhaseOUT(DSA 設置) |

| 3.5GHz 匹配,1TX | ||
| 積分相位誤差 = Phase(DSA 設置)- Phase(DSA 設置 = 0) |
| fDAC = 11796.48MSPS,交錯模式,在 3.5 GHz 條件下匹配,Aout = -13dBFS。 | ||
| fDAC = 12MSPS,外部時鐘模式,非交錯模式 | ||
| 20MHz 頻率間隔,3.5GHz 匹配 | ||
| 50MHz 頻率間隔,外部時鐘模式,非交錯模式 | ||
| 50MHz 頻率間隔,外部時鐘模式,非交錯模式 | ||

| 3.5GHz 匹配,單載波 20MHz BW TM1.1 LTE |

| 3.5GHz 匹配,單載波 100MHz BW NR TM1.1 |
| 3.5GHz 匹配,單載波 20MHz BW TM1.1 LTE |
| 3.5GHz 匹配,單載波 100MHz BW NR TM1.1 |
| 3.5GHz 匹配,單載波 20MHz BW TM1.1 LTE |
| 3.5GHz 匹配,單載波 100MHz BW NR TM1.1 | ||
| 在 3.5GHz 條件下匹配,fDAC = 11.79648GSPS,交錯模式,標準化為諧波頻率下的輸出功率。低谷是由于 HD3 下降至接近直流。 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交錯模式。 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交錯模式。 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交錯模式。 | ||
| 在 3.5GHz 條件下匹配,50MHz 頻率間隔,fDAC = 12GSPS,非交錯模式。 | ||
| 在 3.5GHz 條件下匹配,50MHz 頻率間隔,fDAC = 12GSPS,非交錯模式。 | ||
| 在 3.5GHz 條件下匹配,50MHz 頻率間隔,fDAC = 12GSPS,非交錯模式。 | ||

| Aout = -0.5dBFS,3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 差分增益誤差 = POUT(DSA 設置 - 1)- POUT(DSA 設置)+ 1 |
| 3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 積分增益誤差 = POUT(DSA 設置)- POUT(DSA 設置 = 0)+(DSA 設置) |
| 3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 差分相位誤差 = PhaseOUT(DSA 設置–1)– PhaseOUT(DSA 設置)。任何 DSA 設置下都可能出現相位 DNL 峰值。 |
| 3.5GHz 匹配,包括 PCB 和電纜損耗 | ||
| 積分相位誤差 = Phase(DSA 設置)- Phase(DSA 設置 = 0) |

| 3.5GHz 匹配,1TX,在 25°C 下校準 | ||
| 差分相位誤差 = PhaseOUT(DSA 設置 - 1)- PhaseOUT(DSA 設置) |

| 3.5GHz 匹配,1TX,在 25°C 下校準 | ||
| 積分相位誤差 = Phase(DSA 設置)- Phase(DSA 設置 = 0) |

| 3.5GHz 匹配,1TX,在 25°C 下校準 | ||
| 差分相位誤差 = PhaseOUT(DSA 設置 - 1)- PhaseOUT(DSA 設置) |

| 3.5GHz 匹配,1TX,在 25°C 下校準 | ||
| 積分相位誤差 = Phase(DSA 設置)- Phase(DSA 設置 = 0) |
| fDAC = 12MSPS,外部時鐘模式,非交錯模式 | ||
| 20MHz 頻率間隔,3.5GHz 匹配,單音幅度為 -13dBFS,包括 PCB 和電纜損耗 | ||

| 50MHz 頻率間隔,外部時鐘模式,非交錯模式 | ||
| 50MHz 頻率間隔,外部時鐘模式,非交錯模式 | ||
| 帶內 = 3.75GHz ± 600MHz,fDAC = 9GSPS,外部時鐘模式,非交錯模式。 | ||

| 3.5GHz 匹配,單載波 100MHz BW NR TM1.1 |
| 3.5GHz 匹配,單載波 20MHz BW TM1.1 LTE | ||
| 3.5GHz 匹配,單載波 100MHz BW NR TM1.1 |
| 3.5GHz 匹配,單載波 20MHz BW TM1.1 LTE | ||
| 3.5GHz 匹配,單載波 100MHz BW NR TM1.1 |
| 在 3.5 GHz 條件下匹配,fDAC = 11.79648GSPS,交錯模式,標準化為諧波頻率下的輸出功率 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交錯模式。 | ||

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交錯模式。 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交錯模式。 |

| 在 3.5GHz 條件下匹配,50MHz 頻率間隔,fDAC = 12GSPS,非交錯模式。 | ||
| 在 3.5GHz 條件下匹配,50MHz 頻率間隔,fDAC = 12GSPS,非交錯模式。 | ||

| 在 3.5GHz 條件下匹配,50MHz 頻率間隔,fDAC = 12GSPS,非交錯模式。 | ||
| fDAC = fCLK = 12GSPS,非交錯模式。 | ||