ZHCSQ92C March 2022 – May 2025 AFE7903
PRODUCTION DATA
TA = +25°C 時的典型值,使用標稱電源。默認條件:TX 輸入數據速率 = 125MSPS,fDAC = 6000MSPS(48 倍插值),交錯模式,第一個奈奎斯特區域輸出,PLL 時鐘模式,fREF = 500MHz。所有圖的附加默認條件,AOUT = –1dBFS,DSA = 0dB,Sin(x)/x 啟用,DSA 校準
| 包括 PCB 和電纜損耗 |
| 包括 PCB 和電纜損耗 |

| 差分增益誤差 = POUT(DSA 設置 - 1)- POUT(DSA 設置)+ 1 |

| 積分增益誤差 = POUT(DSA 設置)- POUT(DSA 設置 = 0)+(DSA 設置) |

| 差分相位誤差 = PhaseOUT(DSA 設置–1)– PhaseOUT(DSA 設置) |

| 積分相位誤差 = PhaseOUT(DSA 設置)- PhaseOUT(DSA 設置 = 0) |










| 在 +50MHz 偏移條件下測量 |
| 包括 PCB 和電纜損耗 |

| 差分增益誤差 = POUT(DSA 設置 - 1)- POUT(DSA 設置)+ 1 |

| 積分增益誤差 = POUT(DSA 設置)- POUT(DSA 設置 = 0)+(DSA 設置) |

| 差分相位誤差 = PhaseOUT(DSA 設置–1)– PhaseOUT(DSA 設置) |

| 積分相位誤差 = PhaseOUT(DSA 設置)- PhaseOUT(DSA 設置 = 0) |






| 頻率間隔 = 4MHz |

| 頻率間隔 = 4MHz |

| 頻率間隔 = 4MHz |

| 頻率間隔 = 4MHz |

| 在 50MHz 偏移條件下測量 |

| 頻率間隔 = 4MHz |

| 包括 PCB 和電纜損耗 |
| 差分增益誤差 = POUT(DSA 設置 - 1)- POUT(DSA 設置)+ 1 |

| 差分增益誤差 = POUT(DSA 設置 - 1)- POUT(DSA 設置)+ 1 |

| 積分增益誤差 = POUT(DSA 設置)- POUT(DSA 設置 = 0)+(DSA 設置) |

| 差分相位誤差 = PhaseOUT(DSA 設置–1)– PhaseOUT(DSA 設置) |

| 積分相位誤差 = PhaseOUT(DSA 設置)- PhaseOUT(DSA 設置 = 0) |









| 在 +50MHz 偏移條件下測量 |

| 包括 PCB 和電纜損耗 |

| 差分增益誤差 = POUT(DSA 設置 - 1)- POUT(DSA 設置)+ 1 |

| 積分增益誤差 = POUT(DSA 設置)- POUT(DSA 設置 = 0)+(DSA 設置) |

| 差分相位誤差 = PhaseOUT(DSA 設置–1)– PhaseOUT(DSA 設置) |

| 積分相位誤差 = PhaseOUT(DSA 設置)- PhaseOUT(DSA 設置 = 0) |






| 頻率間隔 = 4MHz |

| 頻率間隔 = 4MHz |

| 頻率間隔 = 4MHz |

| 頻率間隔 = 4MHz |

| 在 50MHz 偏移條件下測量 |

| 頻率間隔 = 4MHz |
