ZHCSYH1 June 2025 AFE10004-EP
ADVANCE INFORMATION
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
DAC 輸出緩沖器放大器支持軌到軌運(yùn)行。放大器輸出可在 DAC [0:3] 和 CLAMP [1:2] 輸出引腳上獲取。緩沖放大器通過專用電源軌進(jìn)行偏置:VCC 和 VSS。最大 DAC 輸出電壓范圍受這些電源的限制。
輸出放大器旨在驅(qū)動(dòng)高達(dá) 15μF 的容性負(fù)載而不產(chǎn)生振蕩。輸出緩沖器支持 100mA 的拉電流和 20mA 的灌電流。該器件針對(duì)瞬時(shí)輸出接地短路和對(duì)電源短路提供了短路保護(hù)。灌電流短路電流為 40mA。拉電流短路電流可配置為 120mA(高電流模式)或 70mA(正常電流模式)。
該器件的高輸出電流即使在大容性負(fù)載下也能提供良好的壓擺特性。要估算大容性負(fù)載的正負(fù)壓擺率,請(qǐng)將拉電流和灌電流短路電流值除以電容。
啟動(dòng)后,DAC 的輸出范圍根據(jù) VSS 和 VCC 引腳中存在的電壓自動(dòng)設(shè)置。當(dāng) VSS = 0V 且 4.5V ≤ VCC ≤ 5.5V 時(shí),DAC 緩沖器放大器自動(dòng)配置為以正電壓運(yùn)行。或者,當(dāng) VCC = 0V 且 4.5V ≤ VSS ≤ 11V 時(shí),放大器配置為以負(fù)電壓運(yùn)行。
該器件持續(xù)監(jiān)控緩沖器放大器電源以確保正常運(yùn)行。在負(fù)電壓運(yùn)行時(shí),有效的 VSS 電源電壓范圍通過 VSSRANGE 位進(jìn)行優(yōu)化,以區(qū)分寬 VSS 配置 (–11V ≤ VSS < –7V) 和窄 VSS 配置 (–7V ≤ VSS ≤ –4.5V)。VSS 范圍的選擇使器件能夠更快地檢測(cè)電源故障情況。器件的有效電源電壓范圍在啟動(dòng)時(shí)確定。表 6-2 展示了有效電源矩陣。
| 電源配置 | 電源 | |
|---|---|---|
| VCC | VSS | |
| 無效配置 | 0V ≤ VCC < 4.5V | –4.5V < VSS ≤ 0V |
| VCC 配置 | 4.5V ≤ VCC ≤ 5.5V | VSS = 0V |
| 無效配置 | 4.5V ≤ VCC ≤ 5.5V | VSS < 0V |
| 窄 VSS 配置 | VCC = 0V | –7V ≤ VSS ≤ –4.5V |
| 無效配置 | VCC > 0V | –7V ≤ VSS ≤ –4.5V |
| 寬 VSS 配置 | VCC = 0V | –11V ≤ VSS < –7V |
| 無效配置 | VCC > 0V | –11V ≤ VSS < –7V |
在運(yùn)行期間,如果 VCC 或 VSS 降至與電源配置相關(guān)的指定閾值以下,或 VDD 降至低于 4.5V,則會(huì)生成一個(gè)復(fù)位事件,并且 DAC 輸出將進(jìn)入特殊 VSS 鉗位模式。在 VSS 鉗位模式下,DAC 輸出引腳從內(nèi)部連接至 VSS 引腳。
六個(gè) DAC 緩沖放大器共享 VCC 和 VSS 電源;因此,所有 DAC 都配置為相同的輸出范圍。