ZHCSYH1 June 2025 AFE10004-EP
ADVANCE INFORMATION
啟動條件由復位事件觸發,包括上電復位、RESET 引腳上的邏輯低電平、軟件復位命令或 I2C 通用調用復位。啟動時,所有 DAC 均處于 VSS 鉗位模式(請參閱 節 6.3.1.3)、PA_ON 引腳均設為低電平、所有開關均處于關斷狀態、所有 DAC 的輸入數據均設為 0x0000。
啟動后,器件會自動啟動 EEPROM 加載序列以配置用戶存儲器寄存器,包括鉗位 DAC 的覆蓋寄存器值 (CLAMPxOW[12:0])。在 EEPROM 加載序列完成之前,與器件的通信將被禁用。
在 EEPROM 加載序列完成之后,DAC 會退出 VSS 鉗位模式。輸出開關會繼續被強制進入關閉狀態,從而將 DAC0、OUT1、OUT2 和 DAC3 輸出引腳設置為以下 CLAMP 覆蓋寄存器設置的 CLAMP 電壓:(CLAMP1:DAC0 和 OUT1、CLAMP2: OUT2 和 DAC3)之間的通信。
如果 EEPROM 已配置為自主運行(請參閱 節 6.4.1),器件將確認 VSS 電源是否已配置為寬范圍運行(VSSRANGE 位)。如果是,器件會等待 VSS 電源電壓達到有效工作范圍。在滿足有效電源電壓范圍后,器件會啟動兩次溫度傳感器轉換。第二個溫度測量值會被輸入到 LUT,而 DAC[0:3] 輸入數據寄存器會加載 LUT 和 ALU 生成的數據。
系統會實現一個可編程計時器 (TMRCNT[1:0]),以便為 DAC 輸出放大器充電電容負載提供充足的時間。在此期間,DAC 輸出放大器會被強制進入啟動電流模式,其拉電流和灌電流能力均限制為 12mA。啟動電流模式用于控制器件在為電容負載充電時的電源電流。計時器結束后,DAC 輸出放大器將退出啟動電流模式,并切換至由 DACILMT 位所選擇的電流模式。然后,PA_ON 引腳會設置為高電平,開關的控制權會交還給用戶。
圖 6-15 序列流程圖