ZHCSXJ8B December 2024 – June 2025 ADC3648 , ADC3649
PRODUCTION DATA
該器件提供了多達四個數字下變頻器,如方框圖 所示。通過使用交叉點開關和 SPI 寄存器寫入,可以將四個 DDC 中的任何一個連接到任何 ADC 或 2x AVG 塊的輸出端。在雙頻帶模式(每個 ADC 1 個 DDC)下,支持 /2 到 /32768 的抽取,而在 4 DDC 模式下,可能的最低抽取為 /4,如表 8-5 所示。該器件支持實數抽取(僅限雙頻帶)和復數抽取。在實數抽取中,通帶約為 40%,而在復數抽取中,通帶約為 80%,如表 8-6 所示。
| DDC 數量 | 最小抽取率 | 最大抽取率 |
|---|---|---|
| 2(每個 ADC 1 個 DDC) | /2 | /32768 |
| 4 | /4 | /32768 |
| 抽取因子(復數) | 每個 DDC 的復數輸出帶寬 | 每個 DDC 的實數輸出帶寬 |
|---|---|---|
| N | 0.8 x FS / N | 0.4 x FS / N |
抽取通過設置 <COMMON DECIMATION> SPI 寄存器(0x169,D3-D0)來啟用。默認情況下,該器件設為實數 抽取。復數 抽取通過寄存器<COMPLEX EN>(0x162,D2)啟用。