產品詳情

Protocols Analog, I2C, I2S, I3C, JTAG, MIPI, RGMII, SPI, TDM, UART Configuration 2:1 SPDT Number of channels 4 Bandwidth (MHz) 2000 Supply voltage (max) (V) 5.5 Ron (typ) (mΩ) 2000 Input/output voltage (min) (V) 0 Input/output voltage (max) (V) 5.5 Supply current (typ) (μA) 40 Operating temperature range (°C) -40 to 125 ESD CDM (kV) 0.75 Input/output continuous current (max) (mA) 25 COFF (typ) (pF) 3.5 CON (typ) (pF) 7.5 OFF-state leakage current (max) (μA) 0.1 Ron (max) (mΩ) 4500 Ron channel match (max) (Ω) 0.28 VIH (min) (V) 1.2 VIL (max) (V) 0.45 Rating Catalog
Protocols Analog, I2C, I2S, I3C, JTAG, MIPI, RGMII, SPI, TDM, UART Configuration 2:1 SPDT Number of channels 4 Bandwidth (MHz) 2000 Supply voltage (max) (V) 5.5 Ron (typ) (mΩ) 2000 Input/output voltage (min) (V) 0 Input/output voltage (max) (V) 5.5 Supply current (typ) (μA) 40 Operating temperature range (°C) -40 to 125 ESD CDM (kV) 0.75 Input/output continuous current (max) (mA) 25 COFF (typ) (pF) 3.5 CON (typ) (pF) 7.5 OFF-state leakage current (max) (μA) 0.1 Ron (max) (mΩ) 4500 Ron channel match (max) (Ω) 0.28 VIH (min) (V) 1.2 VIL (max) (V) 0.45 Rating Catalog
SOT-23-THN (DYY) 16 8.4 mm2 4.2 x 2 TSSOP (PW) 16 32 mm2 5 x 6.4 UQFN (RSV) 16 4.68 mm2 2.6 x 1.8
  • 寬電源電壓范圍:1.5V 至 5.5V
  • 低導通電容:7.5pF
  • 低導通電阻:2Ω
  • 高帶寬:2GHz
  • 工作溫度范圍:-40°C 至 +125°C
  • 兼容 1.8V 邏輯電平
  • 支持超出電源電壓范圍的輸入電壓
  • 邏輯引腳上的集成下拉電阻器
  • 雙向信號路徑
  • 失效防護邏輯
  • 高達 3.6V 信號的關斷保護
    • 引腳排布與 SN74CBTLV3257 兼容
  • 寬電源電壓范圍:1.5V 至 5.5V
  • 低導通電容:7.5pF
  • 低導通電阻:2Ω
  • 高帶寬:2GHz
  • 工作溫度范圍:-40°C 至 +125°C
  • 兼容 1.8V 邏輯電平
  • 支持超出電源電壓范圍的輸入電壓
  • 邏輯引腳上的集成下拉電阻器
  • 雙向信號路徑
  • 失效防護邏輯
  • 高達 3.6V 信號的關斷保護
    • 引腳排布與 SN74CBTLV3257 兼容

TMUX1574 是一款互補金屬氧化物半導體 (CMOS) 開關。TMUX1574 提供具有 4 個通道的 2:1 SPDT 開關配置。1.5V 至 5.5V 的寬運行電源電壓范圍 使其 可用于從服務器和通信設備到工業應用的各種 應用理想之選。該器件可在源極 (SxA, SxB) 和漏極 (Dx) 引腳上支持雙向模擬和數字信號,并且可以傳遞高于電源的信號(高達 VDD x 2),最大輸入/輸出電壓為 5.5V。

TMUX1574 的信號路徑上高達 3.6V 的關斷保護可在移除電源電壓 (VDD = 0V) 時提供隔離。如果沒有該保護功能,開關可通過內部 ESD 二極管為電源軌進行反向供電,從而對系統造成潛在損壞。

失效防護邏輯 電路允許在施加電源引腳上的電壓之前,先施加邏輯控制引腳上的電壓,從而保護器件免受潛在的損害。所有控制輸入都具有兼容 1.8V 邏輯電平的閾值,當器件在有效電源電壓范圍內運行時,這些閾值可確保 TTL 和 CMOS 邏輯兼容性。邏輯引腳上帶有集成下拉電阻 無需外部組件,可減少系統尺寸與成本。

TMUX1574 是一款互補金屬氧化物半導體 (CMOS) 開關。TMUX1574 提供具有 4 個通道的 2:1 SPDT 開關配置。1.5V 至 5.5V 的寬運行電源電壓范圍 使其 可用于從服務器和通信設備到工業應用的各種 應用理想之選。該器件可在源極 (SxA, SxB) 和漏極 (Dx) 引腳上支持雙向模擬和數字信號,并且可以傳遞高于電源的信號(高達 VDD x 2),最大輸入/輸出電壓為 5.5V。

TMUX1574 的信號路徑上高達 3.6V 的關斷保護可在移除電源電壓 (VDD = 0V) 時提供隔離。如果沒有該保護功能,開關可通過內部 ESD 二極管為電源軌進行反向供電,從而對系統造成潛在損壞。

失效防護邏輯 電路允許在施加電源引腳上的電壓之前,先施加邏輯控制引腳上的電壓,從而保護器件免受潛在的損害。所有控制輸入都具有兼容 1.8V 邏輯電平的閾值,當器件在有效電源電壓范圍內運行時,這些閾值可確保 TTL 和 CMOS 邏輯兼容性。邏輯引腳上帶有集成下拉電阻 無需外部組件,可減少系統尺寸與成本。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產品

open-in-new 比較替代產品
功能與比較器件相同,但引腳排列有所不同
TMUX1575 正在供貨 具有 1.2V 邏輯的低電容、2:1 (SPDT) 4 通道斷電保護開關 This product is in a 60% smaller WCSP package and supports 1.2-V logic.

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 12
類型 標題 下載最新的英語版本 日期
* 數據表 具有1.8V 邏輯電平的 TMUX1574 低電容、2:1 (SPDT) 4 通道 斷電保護開關 數據表 (Rev. B) PDF | HTML 最新英語版本 (Rev.C) PDF | HTML 2019年 10月 10日
應用手冊 使用多個串聯多路復用器進行設計:多路復用器級聯指南 PDF | HTML 英語版 PDF | HTML 2024年 2月 1日
應用簡報 用于多路復用器和信號開關的 1.8V 邏輯 (Rev. C) PDF | HTML 英語版 (Rev.C) PDF | HTML 2022年 8月 18日
應用手冊 選擇正確的德州儀器 (TI) 信號開關 (Rev. E) PDF | HTML 英語版 (Rev.E) PDF | HTML 2022年 8月 5日
應用手冊 多路復用器和信號開關詞匯表 (Rev. B) 英語版 (Rev.B) PDF | HTML 2022年 3月 11日
應用簡報 利用關斷保護信號開關消除電源時序 (Rev. C) 英語版 (Rev.C) PDF | HTML 2021年 10月 21日
應用簡報 通過使用多路復用器實現基于 SPI 的閃存擴展 (Rev. B) PDF | HTML 2021年 10月 7日
應用簡報 通過使用多路復用器實現基于 SPI 的閃存擴展 (Rev. A) PDF | HTML 最新英語版本 (Rev.B) PDF | HTML 2021年 1月 6日
技術文章 Overcome last-minute requirement changes with SOT-23 multiplexers PDF | HTML 2020年 9月 18日
EVM 用戶指南 16DYYPWEVM Test board for SOT-23 THIN (DYY) and TSSOP (PW) packages User's Guide 2019年 11月 11日
技術文章 Roll with the design punches and overcome power-sequencing challenges PDF | HTML 2019年 7月 29日
應用簡報 Improve Stability Issues with Low Con Multiplexers (Rev. A) 2018年 12月 10日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

16DYYPWEVM — 面向 SOT-23 薄型 (DYY) 和 TSSOP (PW) 封裝的測試板

16DYYPWEVM 測試板提供了兩種尺寸的 SOT-23 薄型 (DYY) 和 TSSOP (PW) 封裝。? 此測試板用于對采用 16 引腳 SOT-23 薄型 (DYY) 和 TSSOP (PW) 封裝的集成電路進行快速原型設計和測試。?
用戶指南: PDF
TI.com 上無現貨
評估板

BP-AM2BLDCSERVO — AM2x Brushless-DC (BLDC) Servo Motor BoosterPack

The AM2x BLDC Servo Motor BoosterPack plug-in module is an add-on for the AM2x LaunchPad development kits. This BoosterPack provides up to two axes of 24V/8A BLDC driver, ADC/SDFM current feedback, industrial absolute encoder, and resolver feedback. 

用戶指南: PDF | HTML
英語版: PDF | HTML
TI.com 上無現貨
評估板

TMAG5110-5111EVM — TMAG511x 高靈敏度 2D 雙通道霍爾效應鎖存器評估模塊

TMAG5110-5111EVM 是一款具有兩個霍爾鎖存器的旋轉編碼板,這兩個鎖存器具有用于實現正交 (TMAG5110) 以及速度和方向輸出 (TMAG5111) 的單獨電路。它有兩個不同的磁體以及兩種磁體放置選項,可實現不受磁極間距和磁體位置影響的雙鎖存器功能。

用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
TI.com 上無現貨
評估板

TMUXBQB-DYYEVM — 采用 16 引腳 BQB、DYY 和 PW 封裝的通用 TMUX 評估模塊

TMUXBQB-DYYEVM 支持對采用 16 引腳 TSSOP (PW)、WQFN (BQB) 和 SOT-23 THIN (DYY) 封裝的 TMUX 產品系列進行快速原型設計和直流表征。

用戶指南: PDF | HTML
TI.com 上無現貨
接口適配器

LEADED-ADAPTER1 — 表面貼裝轉 DIP 接頭適配器,用于快速測試 TI 的 5、8、10、16 和 24 引腳引線式封裝。

EVM-LEADED1 電路板可用于對 TI 的常見引線式封裝進行快速測試和電路板試驗。? 該電路板具有足夠的空間,可將 TI 的 D、DBQ、DCT、DCU、DDF、DGS、DGV 和 PW 表面貼裝封裝轉換為 100mil DIP 接頭。?????

用戶指南: PDF
TI.com 上無現貨
接口適配器

LEADLESS-ADAPTER1 — 表面貼裝轉 DIP 接頭適配器,用于測試 TI 的 6、8、10、12、14、16 和 20 引腳無引線封裝

EVM-LEADLESS1 板可用于對 TI 的常見無引線封裝進行快速測試和電路板試驗。? 該評估板有足夠的空間,可將 TI 的 DRC、DTP、DQE、RBW、RGY、RSE、RSV、RSW RTE、RTJ、RUK、RUC、RUG、RUM、RUT 和 YZP 表面貼裝封裝轉為 100mil DIP 接頭。
用戶指南: PDF
TI.com 上無現貨
仿真模型

TMUX1574 IBIS Model (Rev. B)

SCDM195B.ZIP (25 KB) - IBIS Model
仿真模型

TMUX1574 PSPICE Model

SCDM240.ZIP (2505 KB) - PSpice Model
仿真模型

TMUX1574 S-Parameter Model

SCDM204.ZIP (10563 KB) - S-Parameter Model
參考設計

TIDEP-01001 — 車輛乘員檢測參考設計

該參考設計演示了如何使用 AWR6843(具有集成 DSP 的 60GHz 單芯片毫米波傳感器)作為車輛乘員檢測 (VOD) 和車內兒童檢測 (CPD) 傳感器,實現車內生命形式檢測。該設計提供了一個在 C674x DSP 上運行的參考軟件處理鏈,可生成熱圖來檢測 ±60 度視場 (FOV) 內的乘員。

 

其他信息

使用雷達檢測車內乘員的參考軟件處理鏈。

設計指南: PDF
原理圖: PDF
參考設計

TIDA-00179 — 連接至絕對位置編碼器的通用數字接口參考設計

TIDA-00179 是符合 EMC 標準的通用數字接口,可連接 EnDat 2.2、BiSS?、SSI 或 HIPERFACE DSL? 等絕對位置編碼器。此參考設計支持 15V 至 60V(標稱電壓為 24V)的寬輸入電壓范圍。具有 3.3V 邏輯 I/O 信號的連接器支持與 Sitara AM437xDelfino F28379 等主機處理器直接連接,從而運行相應的主協議。

Sitara AM437xEnDat2.2BiSSHIPERFACE DSL)或 Delfino DesignDRIVEEnDat2.2BiSS)提供主器件實現。此設計支持主機處理器選擇 4 (...)

設計指南: PDF
原理圖: PDF
參考設計

TIDEP0057 — 基于 PRU-ICSS 并采用 AM437x 的多協議數字位置編碼器主接口參考設計

這是一個具有可編程實時單元和工業通信子系統 (PRU-ICSS) 的 Sitara? 處理器上的工業通信參考設計。此設計介紹集成式多協議數字位置編碼器主接口支持。支持的數字位置編碼器主協議是 EnDat 2.2、HIPERFACE DSL ? 和 BiSS C。集成多協議編碼器主接口的優點是無需額外的現場可編程門陣列 (FPGA)、專用集成電路 (ASIC) 和可編程邏輯器件 (PLD) 即可工作,同時支持多種編碼器協議以節省成本和減少布板空間。該參考設計利用了單芯片驅動器評估板 (TMDSIDK437X) 和絕對位置編碼器參考設計 (TIDA-00179) 的通用數字接口。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-01021 — 適用于 DSO、雷達和 5G 無線測試器的多通道 JESD204B 15GHz 時鐘參考設計

高速多通道應用需要精確的時鐘解決方案來管理通道間偏移,以實現最佳系統 SNR、SFDR 和 ENOB。本參考設計通過 TI 的 LMX2594 寬帶 PLL 及集成式 VCO,可為 JESD204B 接口生成 10MHz 至 15GHz 的時鐘信號和 SYSREF,從而支持兩塊獨立板卡上的兩個高速通道。時鐘頻率為 15GHz 時,10KHz 偏移相位噪聲小于 -104dBc/Hz。? 通過使用 TI 的 ADC12DJ3200 高速轉換器 EVM,可實現小于 10ps 的板對板時鐘偏斜以及 49.6dB 的 SNR(輸入信號為 (...)
設計指南: PDF
原理圖: PDF
參考設計

TIDA-01023 — 適用于雷達和 5G 無線測試儀的高通道數 JESD204B 時鐘生成參考設計

高速多通道應用需要低噪聲、可擴展且可進行精確通道間偏移調節的時鐘解決方案,以實現最佳系統 SNR、SFDR 和 ENOB。該參考設計使用一個主時鐘器件和多個從時鐘器件,支持高通道數 JESD204B 同步時鐘。該設計采用 TI 的 LMK04828 時鐘抖動清除器和帶有集成式 VCO 的 LMX2594 寬帶 PLL,可提供多通道 JESD204B 時鐘,能夠實現低于 10ps 的時鐘間偏移。此設計在 3GSPS 環境中經過 TI ADC12DJ3200 EVM 的檢測,具有更好的 SNR 性能,通道間偏移低于 (...)
設計指南: PDF
原理圖: PDF
參考設計

TIDA-01024 — 適用于雷達和 5G 無線測試儀的高通道數 JESD204B 菊花鏈時鐘參考設計

高速多通道應用需要低噪聲、可擴展且可進行精確通道間偏移調節的時鐘解決方案,以實現最佳系統 SNR、SFDR 和 ENOB。該參考設計支持在菊花鏈配置中增加 JESD204B 同步時鐘。該設計采用 TI 的 LMK04828 時鐘抖動清除器和帶有集成式 VCO 的 LMX2594 寬帶 PLL,可提供多通道 JESD204B 時鐘,能夠實現低于 10ps 的時鐘間偏移。此設計在 3GSPS 環境中經過 TI ADC12DJ3200 EVM 的檢測,具有更好的 SNR 性能,通道間偏移低于 (...)
設計指南: PDF
原理圖: PDF
參考設計

TIDEP0054 — 適用于變電站自動化的并行冗余協議 (PRP) 以太網參考設計

此參考設計為智能電網輸電和配電網絡中的變電站自動化設備提供高可靠性、低延遲網絡通信。它支持 IEC 62439 標準中使用 PRU-ICSS 的并行冗余協議 (PRP) 規范。此參考設計是 FPGA 方法的較低成本替代方法,可提供在無需額外組件的情況下添加 IEC 61850 支持等功能的靈活性和性能。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-010271 — 面向儲能系統的可堆疊電池管理單元參考設計

該參考設計是一種全面的電芯溫度檢測和高電芯電壓精度鋰離子 (Li-ion)、磷酸鐵鋰 (LiFePO4) 電池包(32 芯)。該設計可監控每個電芯的電壓和電芯溫度,并保護電池包以確保安全使用。該設計使用板載和非板載菊花鏈通信接口,以實現具有成本效益的堆疊式總線連接。得益于這些特性,該參考設計適用于高容量電池包應用。
設計指南: PDF
參考設計

TIDA-010131 — 適用于雷達和無線 5G 測試儀的多通道射頻收發器時鐘參考設計

相控陣雷達、無線通信測試儀和電子戰等高速終端設備的模擬前端需要同步的多收發器信號鏈。每個收發器信號鏈都包括高速模數轉換器 (ADC)、數模轉換器 (DAC) 和時鐘子系統。時鐘子系統提供具有精確延遲調整的低噪聲采樣時鐘,以實現極低的通道間偏移和出色的系統性能,如信噪比 (SNR)、無雜散動態范圍 (SFDR)、IMD3 和有效位數 (ENOB) 等。此參考設計通過 AFE7444 EVM 展示了多通道 JESD204B 時鐘生成和系統性能。通過高達 2.6GHz 射頻的 6GSPS/3GSPS DAC/ADC 時鐘實現的優于 10ps 的通道間偏移,并且 SNR 和 SFDR 等系統性能與 (...)
設計指南: PDF
原理圖: PDF
參考設計

TIDA-01572 — 數字輸入、D 類、IV 感應音頻放大器的立體聲評估模塊參考設計

此參考設計可提供用于 PC 應用的高性能立體聲音頻子系統。它采用單電源供電,工作電壓為 4.5V 至16V,并采用 TAS2770,該器件是一款數字輸入 D 類音頻放大器,具有出色的噪聲和失真性能,并采用 WCSP 和 QFN 封裝。該設計還包含兩個低壓降固定電壓穩壓器 TL760M33TPS73618,它們分別生成必需的 3.3V 和 1.8V 系統軌。該參考設計具有多功能數字輸入接口,支持各種輸入格式,同時提供電壓和電流檢測、電源電壓 (VBAT) 和溫度的輸出數據。該參考設計還包含多路復用功能,支持將多個輸入源連接到數字輸入。此外,TAS2770 (...)
設計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
SOT-23-THN (DYY) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian
UQFN (RSV) 16 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。

支持和培訓

視頻