產品詳情

Function General-purpose timer Iq (typ) (mA) 0.18 Rating Catalog Operating temperature range (°C) -40 to 125 Supply voltage (max) (V) 15 Supply voltage (min) (V) 2
Function General-purpose timer Iq (typ) (mA) 0.18 Rating Catalog Operating temperature range (°C) -40 to 125 Supply voltage (max) (V) 15 Supply voltage (min) (V) 2
PDIP (P) 8 92.5083 mm2 9.81 x 9.43 SOIC (D) 8 29.4 mm2 4.9 x 6 SOP (PS) 8 48.36 mm2 6.2 x 7.8 TSSOP (PW) 14 32 mm2 5 x 6.4
  • 極低功耗:
    • VDD = 5V 時為 1mW(典型值)
  • 能夠在非穩態模式下正常工作
  • 支持軌到軌擺動的 CMOS 輸出
  • 高輸出電流能力
    • 灌電流:100mA(典型值)
    • 拉電流:10mA(典型值)
  • 輸出與 CMOS、TTL 和 MOS 完全兼容
  • 低電源電流在輸出轉換期間降低了尖峰
  • 2V 至 15V 單電源運行
  • 在功能上可與 NE555 互換;具有相同的引腳
  • ESD 保護超出 ANSI/ESDA/JEDEC JS-001 規定的 1000V
  • 可用于 Q 級溫度汽車
    • 高可靠性汽車應用
    • 配置控制和打印支持
    • 通過汽車標準鑒定
  • 極低功耗:
    • VDD = 5V 時為 1mW(典型值)
  • 能夠在非穩態模式下正常工作
  • 支持軌到軌擺動的 CMOS 輸出
  • 高輸出電流能力
    • 灌電流:100mA(典型值)
    • 拉電流:10mA(典型值)
  • 輸出與 CMOS、TTL 和 MOS 完全兼容
  • 低電源電流在輸出轉換期間降低了尖峰
  • 2V 至 15V 單電源運行
  • 在功能上可與 NE555 互換;具有相同的引腳
  • ESD 保護超出 ANSI/ESDA/JEDEC JS-001 規定的 1000V
  • 可用于 Q 級溫度汽車
    • 高可靠性汽車應用
    • 配置控制和打印支持
    • 通過汽車標準鑒定

TLC555 是一款采用 TI LinCMOS™ 技術制造的單片定時電路。該計時器與 CMOS、TTL 和 MOS 邏輯器件完全兼容,可在最高 2MHz 的頻率下運行。由于輸入阻抗較高,此器件可支持比 NE555 或 LM555 所支持的計時電容器更小的計時電容器。因此,可實現更加準確的延時時間和振蕩。在整個電源電壓范圍內可保持較低功耗。

與 NE555 類似,TLC555 有一個約等于電源電壓三分之一的觸發電平以及一個約等于電源電壓三分之二的閾值電平??墒褂每刂齐妷憾俗?(CONT) 來改變這些電平。當觸發輸入 (TRIG) 下降至低于觸發電平的時候,觸發器被設定并且輸出變為高電平。如果 TRIG 高于觸發電平并且閾值輸入 (THRES) 在閾值電平之上的話,觸發器被復位并且輸出為低電平。復位輸入 (RESET) 的優先級高于所有其它輸入并且可被用來啟動一個新的定時周期。如果 RESET 為低電平,觸發器被復位并且輸出為低電平。只要當輸出為低電平,在放電端子 (DISCH) 和接地 (GND) 之間提供一個低阻抗路徑。所有未用輸入端必須接入合適的邏輯電平以免發生誤觸發。

TLC555 是一款采用 TI LinCMOS™ 技術制造的單片定時電路。該計時器與 CMOS、TTL 和 MOS 邏輯器件完全兼容,可在最高 2MHz 的頻率下運行。由于輸入阻抗較高,此器件可支持比 NE555 或 LM555 所支持的計時電容器更小的計時電容器。因此,可實現更加準確的延時時間和振蕩。在整個電源電壓范圍內可保持較低功耗。

與 NE555 類似,TLC555 有一個約等于電源電壓三分之一的觸發電平以及一個約等于電源電壓三分之二的閾值電平??墒褂每刂齐妷憾俗?(CONT) 來改變這些電平。當觸發輸入 (TRIG) 下降至低于觸發電平的時候,觸發器被設定并且輸出變為高電平。如果 TRIG 高于觸發電平并且閾值輸入 (THRES) 在閾值電平之上的話,觸發器被復位并且輸出為低電平。復位輸入 (RESET) 的優先級高于所有其它輸入并且可被用來啟動一個新的定時周期。如果 RESET 為低電平,觸發器被復位并且輸出為低電平。只要當輸出為低電平,在放電端子 (DISCH) 和接地 (GND) 之間提供一個低阻抗路徑。所有未用輸入端必須接入合適的邏輯電平以免發生誤觸發。

下載 觀看帶字幕的視頻 視頻

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 6
類型 標題 下載最新的英語版本 日期
* 數據表 TLC555 LinCMOS? 技術計時器 數據表 (Rev. J) PDF | HTML 英語版 (Rev.J) PDF | HTML 2023年 12月 12日
電路設計 Frequency-to-Voltage Conversion Circuit Using a 555 Timer 2023年 9月 21日
應用手冊 Considering TI Smart DACs As an Alternative to 555 Timers PDF | HTML 2021年 9月 2日
更多文獻資料 Design low-duty-cycle timer circuits 2016年 10月 3日
應用手冊 TLC555-Q1 Used as a Positive and Negative Charge Pump 2016年 5月 25日
應用手冊 Synchronizing Three or More UCC28950 Phase-Shifted, Full-Bridge Controllers 2011年 9月 13日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

仿真模型

TLC555 TINA-TI Astable Reference Design (Rev. B)

SLFM002B.TSC (100 KB) - TINA-TI Reference Design
仿真模型

TLC555 TINA-TI Mono Reference Design (Rev. B)

SLFM003B.TSC (102 KB) - TINA-TI Reference Design
仿真模型

TLC555 TINA-TI Spice Model

SLFM005.ZIP (9 KB) - TINA-TI Spice Model
仿真模型

TLC555x and TLC556x PSpice Model (Rev. E)

SLFJ002E.ZIP (25 KB) - PSpice Model
計算工具

TLC555CALC TLC555 Design Calculator

This spreadsheet calculates the complete design of a TLC555 timer-based astable circuit given the timing capacitance, on time, and desired duty cycle. Resistor values are calculated to the nearest 1% value.
支持的產品和硬件

支持的產品和硬件

產品
實時時鐘 (RTC) 和計時器
TLC555 2.1MHz、250μA、低功耗計時器
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具

PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?

在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
參考設計

PMP20967 — 用于瞬態測試的可調節雙電平恒流負載參考設計

該可調節雙電平恒定電流負載參考設計可幫助工程師測試具有特殊功能和易于操作的電源輸出負載瞬態響應。該電路板能夠提供低電平和高電平的負載瞬態調整,壓擺率高達 100A/μs。該電路板中還設計了周期、延遲和脈寬等時序調整。
測試報告: PDF
參考設計

TIDA-010085 — 使用數字隔離器的 24VAC 多通道固態繼電器參考設計

此參考設計演示了使用單隔離的多通道固態繼電器 (SSR)。該設計使用帶有單隔離電源的多通道數字隔離器,以及使用公共接地柵極驅動電路來單獨控制多個 SSR。該設計適用于額定電流高達 2A 的 24VAC 供電繼電器,但可擴展至 240VAC 和更高的額定電流。每個 SSR 通道使用小于 75mm2 的空間,元件的最大高度約為 3mm,與機電繼電器相比,可大大節省空間。使用單隔離電源可節省布板空間和 BOM 成本。
設計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
PDIP (P) 8 Ultra Librarian
SOIC (D) 8 Ultra Librarian
SOP (PS) 8 Ultra Librarian
TSSOP (PW) 14 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。

支持和培訓

視頻