SN74LVC1G79

正在供貨

單通道正邊沿觸發(fā)式 D 型觸發(fā)器

產(chǎn)品詳情

Number of channels 1 Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 150 IOL (max) (mA) 32 IOH (max) (mA) -32 Supply current (max) (μA) 10 Features Balanced outputs Operating temperature range (°C) -40 to 125 Rating Catalog
Number of channels 1 Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 150 IOL (max) (mA) 32 IOH (max) (mA) -32 Supply current (max) (μA) 10 Features Balanced outputs Operating temperature range (°C) -40 to 125 Rating Catalog
DSBGA (YZP) 5 2.1875 mm2 1.75 x 1.25 SOT-23 (DBV) 5 8.12 mm2 2.9 x 2.8 SOT-5X3 (DRL) 5 2.56 mm2 1.6 x 1.6 SOT-SC70 (DCK) 5 4.2 mm2 2 x 2.1
  • 采用德州儀器 (TI) 的
    NanoFree?封裝
  • 鎖斷性能超過 100mA,符合 JESD 78 II 類規(guī)范的要求
  • 靜電放電 (ESD) 保護性能超過 JESD 22 規(guī)范的要求
    • 2000V 人體放電模型 (A114-A)
    • 200V 機器放電模式 (A115-A)
    • 1000V 組件充電模式 (C101)
  • 支持 5V VCC 運行
  • 輸入接受的電壓達到高達 5.5V
  • 支持向下轉(zhuǎn)換到 VCC
  • 3.3V 和 50pF 負載下最大 tpd 為 6ns
  • 低功耗,10μA 最大 ICC
  • 電壓為 3.3V 時,輸出驅(qū)動為 ±24mA
  • Ioff 支持部分斷電模式和后驅(qū)動保護
  • 采用德州儀器 (TI) 的
    NanoFree?封裝
  • 鎖斷性能超過 100mA,符合 JESD 78 II 類規(guī)范的要求
  • 靜電放電 (ESD) 保護性能超過 JESD 22 規(guī)范的要求
    • 2000V 人體放電模型 (A114-A)
    • 200V 機器放電模式 (A115-A)
    • 1000V 組件充電模式 (C101)
  • 支持 5V VCC 運行
  • 輸入接受的電壓達到高達 5.5V
  • 支持向下轉(zhuǎn)換到 VCC
  • 3.3V 和 50pF 負載下最大 tpd 為 6ns
  • 低功耗,10μA 最大 ICC
  • 電壓為 3.3V 時,輸出驅(qū)動為 ±24mA
  • Ioff 支持部分斷電模式和后驅(qū)動保護

SN74LVC1G79 器件是一種的單路正緣觸發(fā) D 型觸發(fā)器,專門為 1.65V 到 5.5V VCC 操作而設計。

當數(shù)據(jù)輸入 (D) 處的數(shù)據(jù)滿足設置時間要求時,將該數(shù)據(jù)傳輸?shù)綍r鐘脈沖正向緣上的 Q 輸出。時鐘觸發(fā)出現(xiàn)在一個特定電壓電平上,并且不與時鐘脈沖的上升時間直接相關。經(jīng)過保持時間間隔后,可以更改 D 輸入處的數(shù)據(jù)而不影響輸出處的電平。

NanoFree™封裝技術是 IC 封裝概念的一項重大突破,它將硅晶片用作封裝。

該器件完全 適用于 使用 Ioff 的局部掉電應用。當器件斷電時,Ioff 電路將會禁用輸出。這會抑制電流反流到器件中,從而防止損壞器件。

SN74LVC1G79 器件是一種的單路正緣觸發(fā) D 型觸發(fā)器,專門為 1.65V 到 5.5V VCC 操作而設計。

當數(shù)據(jù)輸入 (D) 處的數(shù)據(jù)滿足設置時間要求時,將該數(shù)據(jù)傳輸?shù)綍r鐘脈沖正向緣上的 Q 輸出。時鐘觸發(fā)出現(xiàn)在一個特定電壓電平上,并且不與時鐘脈沖的上升時間直接相關。經(jīng)過保持時間間隔后,可以更改 D 輸入處的數(shù)據(jù)而不影響輸出處的電平。

NanoFree™封裝技術是 IC 封裝概念的一項重大突破,它將硅晶片用作封裝。

該器件完全 適用于 使用 Ioff 的局部掉電應用。當器件斷電時,Ioff 電路將會禁用輸出。這會抑制電流反流到器件中,從而防止損壞器件。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能優(yōu)于所比較器件的普遍直接替代產(chǎn)品
SN74AUP1G74 正在供貨 低功耗單路上升沿 D 類觸發(fā)器 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)
功能與比較器件相同,且具有相同引腳
SN74AUP1G79 正在供貨 低功耗單路上升沿 D 類觸發(fā)器 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)
功能與比較器件相似
SN74LVC1G97 正在供貨 可配置多功能門 Voltage range (1.65V to 5.5V), average drive strength (24mA), average propagation delay (5.5ns)

技術文檔

star =有關此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 31
類型 標題 下載最新的英語版本 日期
* 數(shù)據(jù)表 SN74LVC1G79 單路正緣觸發(fā) D 型觸發(fā)器 數(shù)據(jù)表 (Rev. U) PDF | HTML 英語版 (Rev.U) PDF | HTML 2017年 5月 25日
應用手冊 慢速或浮點 CMOS 輸入的影響 (Rev. E) PDF | HTML 英語版 (Rev.E) 2025年 3月 26日
應用手冊 Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日
選擇指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 How to Select Little Logic (Rev. A) 2016年 7月 26日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
選擇指南 小尺寸邏輯器件指南 (Rev. E) 最新英語版本 (Rev.G) 2012年 7月 16日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 CMOS 非緩沖反向器在振蕩器電路中的使用 英語版 2006年 3月 23日
應用手冊 選擇正確的電平轉(zhuǎn)換解決方案 (Rev. A) 英語版 (Rev.A) 2006年 3月 23日
產(chǎn)品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用戶指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用戶指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
應用手冊 Texas Instruments Little Logic Application Report 2002年 11月 1日
應用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文獻資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
應用手冊 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
應用手冊 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文獻資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
應用手冊 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
應用手冊 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
應用手冊 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應用手冊 LVC Characterization Information 1996年 12月 1日
應用手冊 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
應用手冊 Live Insertion 1996年 10月 1日
設計指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
應用手冊 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發(fā)

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

5-8-LOGIC-EVM — 支持 5 至 8 引腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模塊

靈活的 EVM 設計用于支持具有 5 至 8 引腳數(shù)且采用 DCK、DCT、DCU、DRL 或 DBV 封裝的任何器件。
用戶指南: PDF
TI.com 上無現(xiàn)貨
仿真模型

SN74LVC1G79 IBIS Model

SCEM367.ZIP (46 KB) - IBIS Model
封裝 引腳 CAD 符號、封裝和 3D 模型
DSBGA (YZP) 5 Ultra Librarian
SOT-23 (DBV) 5 Ultra Librarian
SOT-5X3 (DRL) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻