SN74LVC1G32

正在供貨

單通道、2 輸入、1.65V 至 5.5V、32mA 驅(qū)動強度或門

產(chǎn)品詳情

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 2 IOL (max) (mA) 32 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 2 IOL (max) (mA) 32 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YZP) 5 2.1875 mm2 1.75 x 1.25 SOT-23 (DBV) 5 8.12 mm2 2.9 x 2.8 SOT-5X3 (DRL) 5 2.56 mm2 1.6 x 1.6 SOT-SC70 (DCK) 5 4.2 mm2 2 x 2.1 USON (DRY) 6 1.45 mm2 1.45 x 1 X2SON (DPW) 5 0.64 mm2 0.8 x 0.8 X2SON (DSF) 6 1 mm2 1 x 1
  • Available in the Ultra-Small 0.64 mm2
    Package (DPW) with 0.5-mm Pitch
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5-V
  • Supports Down Translation to VCC
  • Max tpd of 3.6 ns at 3.3-V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3-V
  • Ioff Supports Live Insertion, Partial-Power-Down
    Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)
  • Available in the Ultra-Small 0.64 mm2
    Package (DPW) with 0.5-mm Pitch
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5-V
  • Supports Down Translation to VCC
  • Max tpd of 3.6 ns at 3.3-V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3-V
  • Ioff Supports Live Insertion, Partial-Power-Down
    Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

This single 2-input positive-OR gate is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC1G32 device performs the Boolean function Y = A + B or Y = A\ + B\ in positive logic.

The CMOS device has high output drive while maintaining low static power dissipation over a broad VCC operating range.

The SN74LVC1G32 device is available in a variety of packages, including the ultra-small DPW package with a body size of 0.8 × 0.8 mm.

This single 2-input positive-OR gate is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC1G32 device performs the Boolean function Y = A + B or Y = A\ + B\ in positive logic.

The CMOS device has high output drive while maintaining low static power dissipation over a broad VCC operating range.

The SN74LVC1G32 device is available in a variety of packages, including the ultra-small DPW package with a body size of 0.8 × 0.8 mm.

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能優(yōu)于所比較器件的普遍直接替代產(chǎn)品
SN74LVC1G32-Q1 正在供貨 汽車級、單通道、2 輸入、1.65V 至 5.5V 32mA 驅(qū)動器強度或門 Voltage range 1.65V to 5.5V, average propagation delay 5.5ns, average drive strength 24mA
功能與比較器件相同,且具有相同引腳
SN74AUP1G32 正在供貨 單通道、雙輸入、0.8V 至 3.6V 低功耗 (< 1uA) 或門 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 32
類型 標題 下載最新的英語版本 日期
* 數(shù)據(jù)表 SN74LVC1G32 Single 2-Input Positive-OR Gate 數(shù)據(jù)表 (Rev. V) PDF | HTML 2016年 3月 22日
應(yīng)用手冊 慢速或浮點 CMOS 輸入的影響 (Rev. E) PDF | HTML 英語版 (Rev.E) 2025年 3月 26日
應(yīng)用簡報 User Fewer Inputs to Monitor Error Signals PDF | HTML 2021年 7月 16日
選擇指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
應(yīng)用手冊 Designing and Manufacturing with TI's X2SON Packages 2017年 8月 23日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應(yīng)用手冊 How to Select Little Logic (Rev. A) 2016年 7月 26日
應(yīng)用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
選擇指南 小尺寸邏輯器件指南 (Rev. E) 最新英語版本 (Rev.G) 2012年 7月 16日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應(yīng)用手冊 CMOS 非緩沖反向器在振蕩器電路中的使用 英語版 2006年 3月 23日
應(yīng)用手冊 選擇正確的電平轉(zhuǎn)換解決方案 (Rev. A) 英語版 (Rev.A) 2006年 3月 23日
產(chǎn)品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
應(yīng)用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用戶指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用戶指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
應(yīng)用手冊 Texas Instruments Little Logic Application Report 2002年 11月 1日
應(yīng)用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文獻資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
應(yīng)用手冊 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
應(yīng)用手冊 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文獻資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
應(yīng)用手冊 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
應(yīng)用手冊 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
應(yīng)用手冊 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應(yīng)用手冊 LVC Characterization Information 1996年 12月 1日
應(yīng)用手冊 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
應(yīng)用手冊 Live Insertion 1996年 10月 1日
設(shè)計指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
應(yīng)用手冊 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設(shè)計和開發(fā)

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

5-8-LOGIC-EVM — 支持 5 至 8 引腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模塊

靈活的 EVM 設(shè)計用于支持具有 5 至 8 引腳數(shù)且采用 DCK、DCT、DCU、DRL 或 DBV 封裝的任何器件。
用戶指南: PDF
TI.com 上無現(xiàn)貨
仿真模型

HSPICE Model for SN74LVC1G32

SCEJ254.ZIP (87 KB) - HSpice Model
仿真模型

SN74LVC1G32 Behavioral SPICE Model

SCEM632.ZIP (7 KB) - PSpice Model
仿真模型

SN74LVC1G32 IBIS Model (Rev. C)

SCEM168C.ZIP (43 KB) - IBIS Model
參考設(shè)計

TIDA-010065 — 基于高效、低發(fā)射、隔離式直流/直流轉(zhuǎn)換器的模擬輸入模塊參考設(shè)計

該參考設(shè)計是一個用于為隔離式放大器生成隔離電源以測量隔離式電壓和電流的簡化架構(gòu)。一個具有增強隔離功能且完全集成的直流/直流轉(zhuǎn)換器,采用 5V 輸入并提供可配置的 5V 或 5.4V 輸出(低壓降穩(wěn)壓器(LDO)的裕量),能夠產(chǎn)生隔離式電力。與配置為通道隔離輸入的 ±50mV 輸入范圍隔離放大器連接的分流器可以測量電流。與配置為組隔離輸入的 ±250mV 或 ±12V 輸入范圍隔離放大器連接的分壓器輸出可以測量電壓。隔離放大器的輸出直接連接到 24 位 Δ-Σ 模數(shù)轉(zhuǎn)換器(ADC),或者使用增益放大器將輸出縮放至 ±10V,并連接到 16 位 SAR ADC (...)
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDA-00366 — 具有電流、電壓和溫度保護功能的增強型隔離式三相逆變器參考設(shè)計

此參考設(shè)計提供了額定功率最高 10kW 的三相逆變器,該逆變器采用增強型隔離式柵極驅(qū)動器 UCC21530、增強型隔離式放大器 AMC1301 和 AMC1311 以及 MCU TMS320F28027 設(shè)計而成。通過使用 AMC1301 測量與 MCU 內(nèi)部 ADC 連接的電機電流,并為 IGBT 柵極驅(qū)動器使用自舉電源,可以降低系統(tǒng)成本。該逆變器根據(jù)設(shè)計具有針對過載、短路、接地故障、直流母線欠壓/過壓和 IGBT 模塊過溫的保護功能。
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDA-010025 — 適用于 200-480VAC 驅(qū)動器且具有光模擬輸入柵極驅(qū)動器的三相逆變器參考設(shè)計

該參考設(shè)計采用隔離式 IGBT 柵極驅(qū)動器以及隔離式電流/電壓傳感器實現(xiàn)了增強型隔離式三相逆變器子系統(tǒng)。所用的 UCC23513 柵極驅(qū)動器采用 6 引腳寬體封裝和 LED 光模擬輸入,可用作現(xiàn)有光隔離式柵極驅(qū)動器的引腳對引腳替代品。此設(shè)計表明,可使用所有用于驅(qū)動光隔離式柵極驅(qū)動器的現(xiàn)有配置來驅(qū)動 UCC23513 輸入級。使用 AMC1300B 隔離式放大器和直流鏈路電壓實現(xiàn)基于同相分流電阻器的電機電流檢測,使用 AMC1311 隔離式放大器實現(xiàn) IGBT 模塊溫度檢測感應(yīng)。該設(shè)計使用 C2000? LaunchPad? 來控制逆變器。
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDEP0054 — 適用于變電站自動化的并行冗余協(xié)議 (PRP) 以太網(wǎng)參考設(shè)計

此參考設(shè)計為智能電網(wǎng)輸電和配電網(wǎng)絡(luò)中的變電站自動化設(shè)備提供高可靠性、低延遲網(wǎng)絡(luò)通信。它支持 IEC 62439 標準中使用 PRU-ICSS 的并行冗余協(xié)議 (PRP) 規(guī)范。此參考設(shè)計是 FPGA 方法的較低成本替代方法,可提供在無需額外組件的情況下添加 IEC 61850 支持等功能的靈活性和性能。
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDM-TM4C129CAMERA — 用于 ARM? Cortex?-M 微控制器 (MCU) 的攝像頭參考設(shè)計

此設(shè)計使用 QVGA 顯示面板來實現(xiàn)網(wǎng)絡(luò)攝像頭,并利用嵌入式 Web 服務(wù)器進行遠程監(jiān)控。  憑借用于 Web 服務(wù)器的 250KB 內(nèi)存容量,TM4C129x 微控制器上有足夠的存儲器可用于額外定制。
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDEP0043 — Acontis EtherCAT 主站協(xié)議棧參考設(shè)計

Acontis EC-Master EtherCAT Master 堆棧是一種可移植度非常高的軟件堆棧,可在各種嵌入式平臺上使用。EC-Master 支持高性能的 TI Sitara MPU,可提供先進的 EtherCAT Master 解決方案,客戶可使用該解決方案來實施 EtherCAT 通信接口電路板、基于 EtherCAT 的 PLC 或運動控制應(yīng)用。EC-Master 結(jié)構(gòu)設(shè)計讓用戶無需計劃額外的任務(wù),因此即使在沒有操作系統(tǒng)的平臺(例如 AM335x 上支持的 TI Starterware)上也可以使用全部堆棧功能。這種架構(gòu)結(jié)合高速以太網(wǎng)驅(qū)動器讓用戶能在 Sitara 平臺上實施 (...)
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDA-01165 — IR 濾波器模擬控制器參考設(shè)計

TIDA-01165 參考設(shè)計是一款用于 IR 濾波器的模擬控制器。? 此設(shè)計的亮點是 DRV8837C 電機驅(qū)動器,該驅(qū)動器用于在模塊受高強度陽光照射時打開和關(guān)閉紅外濾波器。? 簡化的布局適合成本敏感型應(yīng)用,同時還可創(chuàng)建無需固件的解決方案。
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDEP0036 — 采用 TMS320C6657 實現(xiàn)的高效 OPUS 編解碼器解決方案參考設(shè)計

TIDEP0036 參考設(shè)計演示了如何在 TMS320C6657 器件上輕松運行經(jīng) TI 優(yōu)化的 Opus 編碼器/解碼器。由于 Opus 支持各類比特率、幀大小和采樣率且均延遲極低,因而適用于語音通信、聯(lián)網(wǎng)音頻甚至高性能音頻處理應(yīng)用。較之 ARM 等通用處理器,此設(shè)計還通過在 DSP 上實現(xiàn) Opus 編解碼器來提升性能。根據(jù)通用處理器上所運行代碼的優(yōu)化級別,通過在 C66x TI DSP 核心上實現(xiàn) Opus 編解碼器即可提供 3 倍于 ARM CORTEX A-15 方案的性能。
設(shè)計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
DSBGA (YZP) 5 Ultra Librarian
SOT-23 (DBV) 5 Ultra Librarian
SOT-5X3 (DRL) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian
USON (DRY) 6 Ultra Librarian
X2SON (DPW) 5 Ultra Librarian
X2SON (DSF) 6 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓(xùn)

視頻