SN74AUP1G02
- Available in the Ultra Small 0.64 mm2 Package (DPW) with 0.5-mm Pitch
- Low Static-Power Consumption
(ICC = 0.9 μA Max) - Low Dynamic-Power Consumption
(Cpd = 4.3 pF Typ at 3.3 V) - Low Input Capacitance (Ci = 1.5 pF Typ)
- Low Noise – Overshoot and Undershoot
<10% of VCC - Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
- Input Hysteresis Allows Slow Input Transition and Better Switching-Noise Immunity at the Input
(Vhys = 250 mV Typ at 3.3 V) - Wide Operating VCC Range of 0.8 V to 3.6 V
- Optimized for 3.3-V Operation
- 3.6-V I/O Tolerant to Support Mixed-Mode Signal Operation
- tpd = 4.6 ns Max at 3.3 V
- Suitable for Point-to-Point Applications
- Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
- ESD Performance Tested Per JESD 22
- 2000-V Human-Body Model
(A114-B, Class II) - 1000-V Charged-Device Model (C101)
- 2000-V Human-Body Model
This single 2-input positive-NOR gate performs the Boolean function Y = A + B or Y = A × B in positive logic.
您可能感興趣的相似產(chǎn)品
功能與比較器件相同,且具有相同引腳
技術(shù)文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 10 | 類型 | 標(biāo)題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | SN74AUP1G02 Low-Power Single 2-Input Positive-NOR Gate 數(shù)據(jù)表 (Rev. I) | PDF | HTML | 2016年 9月 6日 | ||
| 應(yīng)用簡報(bào) | 了解施密特觸發(fā)器 (Rev. B) | PDF | HTML | 英語版 (Rev.B) | PDF | HTML | 2025年 5月 5日 | |
| 選擇指南 | Little Logic Guide 2018 (Rev. G) | 2018年 7月 6日 | ||||
| 應(yīng)用手冊 | Designing and Manufacturing with TI's X2SON Packages | 2017年 8月 23日 | ||||
| 選擇指南 | Logic Guide (Rev. AB) | 2017年 6月 12日 | ||||
| 應(yīng)用手冊 | How to Select Little Logic (Rev. A) | 2016年 7月 26日 | ||||
| 選擇指南 | 邏輯器件指南 2014 (Rev. AA) | 最新英語版本 (Rev.AC) | PDF | HTML | 2014年 11月 17日 | ||
| 選擇指南 | 小尺寸邏輯器件指南 (Rev. E) | 最新英語版本 (Rev.G) | 2012年 7月 16日 | |||
| 應(yīng)用手冊 | Semiconductor Packing Material Electrostatic Discharge (ESD) Protection | 2004年 7月 8日 | ||||
| 選擇指南 | Logic Guide (Rev. AC) | PDF | HTML | 1994年 6月 1日 |
設(shè)計(jì)和開發(fā)
如需其他信息或資源,請點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
評估板
5-8-LOGIC-EVM — 支持 5 至 8 引腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模塊
靈活的 EVM 設(shè)計(jì)用于支持具有 5 至 8 引腳數(shù)且采用 DCK、DCT、DCU、DRL 或 DBV 封裝的任何器件。
用戶指南: PDF
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| DSBGA (YFP) | 6 | Ultra Librarian |
| SOT-23 (DBV) | 5 | Ultra Librarian |
| SOT-5X3 (DRL) | 5 | Ultra Librarian |
| SOT-SC70 (DCK) | 5 | Ultra Librarian |
| USON (DRY) | 6 | Ultra Librarian |
| X2SON (DPW) | 5 | Ultra Librarian |
| X2SON (DSF) | 6 | Ultra Librarian |
訂購和質(zhì)量
包含信息:
- RoHS
- REACH
- 器件標(biāo)識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
包含信息:
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)