LMV712-N

正在供貨

雙路、5.5V、5MHz、RRIO、35mA 輸出電流運算放大器

可提供此產品的更新版本

open-in-new 比較替代產品
功能與比較器件相同,且具有相同引腳
TLV9052 正在供貨 適用于成本優化型應用的雙路、5.5V、5MHz、15V/μs 壓擺率、RRIO 運算放大器 Higher slew rate (15V/μs), better accuracy (1.6mV Vos max), lower power (0.33mA Iq)

產品詳情

Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Rail-to-rail In, Out GBW (typ) (MHz) 5 Slew rate (typ) (V/μs) 5 Vos (offset voltage at 25°C) (max) (mV) 3 Iq per channel (typ) (mA) 1.17 Vn at 1 kHz (typ) (nV√Hz) 20 Rating Catalog Operating temperature range (°C) -40 to 85 Offset drift (typ) (μV/°C) 5 Features Shutdown, Small Size Input bias current (max) (pA) 115 CMRR (typ) (dB) 80 Iout (typ) (A) 0.035 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) -0.3 Input common mode headroom (to positive supply) (typ) (V) 0.3 Output swing headroom (to negative supply) (typ) (V) 0.01 Output swing headroom (to positive supply) (typ) (V) -0.02
Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Rail-to-rail In, Out GBW (typ) (MHz) 5 Slew rate (typ) (V/μs) 5 Vos (offset voltage at 25°C) (max) (mV) 3 Iq per channel (typ) (mA) 1.17 Vn at 1 kHz (typ) (nV√Hz) 20 Rating Catalog Operating temperature range (°C) -40 to 85 Offset drift (typ) (μV/°C) 5 Features Shutdown, Small Size Input bias current (max) (pA) 115 CMRR (typ) (dB) 80 Iout (typ) (A) 0.035 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) -0.3 Input common mode headroom (to positive supply) (typ) (V) 0.3 Output swing headroom (to negative supply) (typ) (V) 0.01 Output swing headroom (to positive supply) (typ) (V) -0.02
DSBGA (YPA) 10 3.9375 mm2 2.25 x 1.75 VSSOP (DGS) 10 14.7 mm2 3 x 4.9 WSON (NGY) 10 9 mm2 3 x 3
  • 可提供汽車級 AEC-Q100 1 級版本(僅 LMV712-N)
  • 5MHz GBP
  • 壓擺率:5V/μs
  • 低噪聲:20nV/√Hz
  • 電源電流:每通道 1.22mA
  • VOS< 3mV(最大值)
  • 可確保在 2.7V 和 5V 電壓下正常運行
  • 溫度范圍:-40°C 至 125°C
  • 軌至軌輸入和輸出
  • 單位增益穩定
  • 小型封裝:10 引腳 DSBGA、10 引腳 WSON 和 10 引腳 VSSOP
  • 1.5μA 關斷電流CC
  • 2.2μs 開通時間
  • 可提供汽車級 AEC-Q100 1 級版本(僅 LMV712-N)
  • 5MHz GBP
  • 壓擺率:5V/μs
  • 低噪聲:20nV/√Hz
  • 電源電流:每通道 1.22mA
  • VOS< 3mV(最大值)
  • 可確保在 2.7V 和 5V 電壓下正常運行
  • 溫度范圍:-40°C 至 125°C
  • 軌至軌輸入和輸出
  • 單位增益穩定
  • 小型封裝:10 引腳 DSBGA、10 引腳 WSON 和 10 引腳 VSSOP
  • 1.5μA 關斷電流CC
  • 2.2μs 開通時間

LMV712-N 器件是一款高性能 BiCMOS 運算放大器,適用于需要軌至軌輸入以及高速度和低噪聲的 應用 。這款器件具有 5MHz 的帶寬和 5V/µs 的壓擺率,而且可以處理電容高達 200pF 的容性負載,而不產生振蕩。

LMV712-N 可確保在 2.7V 至 5.5V 電壓下正常運行,而且提供了兩個獨立的關斷引腳。該特性支持單獨關斷各個器件,并可將電源電流降低到不足 1µA(典型值)。在放大器脫離關斷模式的過程中,輸出電壓會快速平穩上升,而不產生任何毛刺脈沖。

具有關斷功能的 LMV712-N 可采用節省空間的 10 引腳 DSBGA 和 10 引腳 WSON 封裝。它還可以采用 10 引腳 VSSOP 封裝。這些封裝旨在滿足手機和類似的電池供電類便攜式電子產品在小尺寸、低功耗和低成本方面的需求。

LMV712-N 器件是一款高性能 BiCMOS 運算放大器,適用于需要軌至軌輸入以及高速度和低噪聲的 應用 。這款器件具有 5MHz 的帶寬和 5V/µs 的壓擺率,而且可以處理電容高達 200pF 的容性負載,而不產生振蕩。

LMV712-N 可確保在 2.7V 至 5.5V 電壓下正常運行,而且提供了兩個獨立的關斷引腳。該特性支持單獨關斷各個器件,并可將電源電流降低到不足 1µA(典型值)。在放大器脫離關斷模式的過程中,輸出電壓會快速平穩上升,而不產生任何毛刺脈沖。

具有關斷功能的 LMV712-N 可采用節省空間的 10 引腳 DSBGA 和 10 引腳 WSON 封裝。它還可以采用 10 引腳 VSSOP 封裝。這些封裝旨在滿足手機和類似的電池供電類便攜式電子產品在小尺寸、低功耗和低成本方面的需求。

下載 觀看帶字幕的視頻 視頻

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 4
類型 標題 下載最新的英語版本 日期
* 數據表 具有獨立關斷功能的 LMV712-N/LMV712-N-Q1 低功耗、低噪聲、高輸出、RRIO 雙路運算放大器 數據表 (Rev. J) PDF | HTML 英語版 (Rev.J) PDF | HTML 2018年 6月 21日
用戶指南 SMALL-AMP-DIP 評估模塊 (EVM) (Rev. A) PDF | HTML 英語版 (Rev.A) 2021年 8月 23日
電子書 The Signal e-book: 有關運算放大器設計主題的博客文章匯編 英語版 2018年 1月 31日
應用手冊 AN-1515 A Comprehensive Study of the Howland Current Pump (Rev. A) 2013年 4月 26日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

計算工具

ANALOG-ENGINEER-CALC — 模擬工程師計算器

模擬工程師計算器旨在加快模擬電路設計工程師經常運用的許多重復性計算。該基于 PC 的工具提供圖形界面,其中顯示各種常見計算列表,從使用反饋電阻器設置運算放大器增益到選擇合適的電路設計元件,以穩定模數轉換器 (ADC) 驅動器緩沖器電路。

除了可用作獨立工具之外,該計算器還能很好地與模擬工程師口袋參考中所述的概念配合使用。

設計工具

CIRCUIT060013 — 采用 T 網絡反饋電路的反相放大器

該設計將輸入信號 VIN 反相并應用 1000V/V 或 60dB 的信號增益。具有 T 反饋網絡的反相放大器可用于獲得高增益,而無需 R4 具有很小的值或反饋電阻器具有很大的值。
設計工具

CIRCUIT060015 — 可調節基準電壓電路

該電路結合了一個反相和同相放大器,可使基準電壓在正負輸入電壓范圍內進行調節??赏ㄟ^增加增益來提高最大負基準電壓電平。
設計工具

CIRCUIT060074 — 采用比較器的高側電流檢測電路

該高側電流檢測解決方案使用一個具有軌到軌輸入共模范圍的比較器,如果負載電流上升至超過 1A,則在比較器輸出端 (COMP OUT) 產生過流警報 (OC-Alert) 信號。該實現中的 OC-Alert 信號低電平有效。因此,當超過 1A 閾值后,比較器輸出變為低電平。實施磁滯以確保在負載電流減小至 0.5A(減少 50%)時,OC-Alert 返回到邏輯高電平狀態。該電路使用漏極開路輸出比較器,從而對輸出高邏輯電平進行電平轉換,以控制數字邏輯輸入引腳。對于需要驅動 MOSFET 開關柵極的應用,最好使用具有推挽輸出的比較器。
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具

PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?

在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
模擬工具

TINA-TI — 基于 SPICE 的模擬仿真程序

TINA-TI 提供了 SPICE 所有的傳統直流、瞬態和頻域分析以及更多。TINA 具有廣泛的后處理功能,允許您按照希望的方式設置結果的格式。虛擬儀器允許您選擇輸入波形、探針電路節點電壓和波形。TINA 的原理圖捕獲非常直觀 - 真正的“快速入門”。

TINA-TI 安裝需要大約 500MB。直接安裝,如果想卸載也很容易。我們相信您肯定會愛不釋手。

TINA 是德州儀器 (TI) 專有的 DesignSoft 產品。該免費版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需獲取可用 TINA-TI 模型的完整列表,請參閱:SpiceRack - 完整列表 

需要 HSpice (...)

用戶指南: PDF
英語版 (Rev.A): PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
DSBGA (YPA) 10 Ultra Librarian
VSSOP (DGS) 10 Ultra Librarian
WSON (NGY) 10 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻