可提供此產品的更新版本

open-in-new 比較替代產品
功能優于所比較器件的普遍直接替代產品
TLV1812 正在供貨 雙路微功耗高電壓比較器 Improved performance: wider supply voltage, lower offset voltage and faster speed

產品詳情

Number of channels 2 Output type Push-Pull Propagation delay time (μs) 4 Vs (max) (V) 15 Vs (min) (V) 2.7 Rating Catalog Iq per channel (typ) (mA) 0.006 Vos (offset voltage at 25°C) (max) (mV) 5 Rail-to-rail In Operating temperature range (°C) -40 to 85 Input bias current (±) (max) (nA) 0.0004 VICR (max) (V) 15.2 VICR (min) (V) -0.2
Number of channels 2 Output type Push-Pull Propagation delay time (μs) 4 Vs (max) (V) 15 Vs (min) (V) 2.7 Rating Catalog Iq per channel (typ) (mA) 0.006 Vos (offset voltage at 25°C) (max) (mV) 5 Rail-to-rail In Operating temperature range (°C) -40 to 85 Input bias current (±) (max) (nA) 0.0004 VICR (max) (V) 15.2 VICR (min) (V) -0.2
SOIC (D) 8 29.4 mm2 4.9 x 6
  • (Typical Unless Otherwise Noted)
  • Low Power Consumption (Max): IS = 10μA
  • Wide Range of Supply Voltages: 2.7V to 15V
  • Rail-To-Rail Input Common Mode Voltage Range
  • Rail-To-Rail Output Swing (Within 100mV of the Supplies, @ V+ = 2.7V, and ILOAD = 2.5 mA)
  • Short Circuit Protection: 40 mA
  • Propagation Delay (@ V+ = 5V, 100mV Overdrive): 420ns
  • (Typical Unless Otherwise Noted)
  • Low Power Consumption (Max): IS = 10μA
  • Wide Range of Supply Voltages: 2.7V to 15V
  • Rail-To-Rail Input Common Mode Voltage Range
  • Rail-To-Rail Output Swing (Within 100mV of the Supplies, @ V+ = 2.7V, and ILOAD = 2.5 mA)
  • Short Circuit Protection: 40 mA
  • Propagation Delay (@ V+ = 5V, 100mV Overdrive): 420ns

The LMC6762 is an ultra low power dual comparator with a maximum supply current of 10 µA. It is designed to operate over a wide range of supply voltages, from 2.7V to 15V. The LMC6762 has ensured specifications at 2.7V to meet the demands of 3V digital systems.

The LMC6762 has an input common-mode voltage range which exceeds both supplies. This is a significant advantage in low-voltage applications. The LMC6762 also features a push-pull output that allows direct connections to logic devices without a pull-up resistor.

A quiescent power consumption of 50 µW (@ V+ = 5V) makes the LMC6762 ideal for applications in portable phones and hand-held electronics. The ultra-low supply current is also independent of power supply voltage. Ensured operation at 2.7V and a rail-to-rail performance makes this device ideal for battery-powered applications.

Refer to the LMC6772 datasheet for an open-drain version of this device.

The LMC6762 is an ultra low power dual comparator with a maximum supply current of 10 µA. It is designed to operate over a wide range of supply voltages, from 2.7V to 15V. The LMC6762 has ensured specifications at 2.7V to meet the demands of 3V digital systems.

The LMC6762 has an input common-mode voltage range which exceeds both supplies. This is a significant advantage in low-voltage applications. The LMC6762 also features a push-pull output that allows direct connections to logic devices without a pull-up resistor.

A quiescent power consumption of 50 µW (@ V+ = 5V) makes the LMC6762 ideal for applications in portable phones and hand-held electronics. The ultra-low supply current is also independent of power supply voltage. Ensured operation at 2.7V and a rail-to-rail performance makes this device ideal for battery-powered applications.

Refer to the LMC6772 datasheet for an open-drain version of this device.

下載 觀看帶字幕的視頻 視頻

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 3
類型 標題 下載最新的英語版本 日期
* 數據表 LMC6762 Dual MicroPower Rail-To-Rail Input CMOS Comparator with Push-Pull Output 數據表 (Rev. E) PDF | HTML 2025年 11月 12日
電子書 The Signal e-book: 有關運算放大器設計主題的博客文章匯編 英語版 2018年 1月 31日
更多文獻資料 Die D/S LMC6762 MDA Dual Micro-Pwr Rail-Rail Input Cmos Compw/ Push-Pull Output 2012年 9月 28日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

AMP-PDK-EVM — 放大器高性能開發套件評估模塊

放大器高性能開發套件 (PDK) 是一款用于測試常見運算放大器參數的評估模塊 (EVM) 套件,與大多數運算放大器和比較器均兼容。該 EVM 套件提供了一個主板,主板上具有多個插槽式子卡選項以滿足封裝需求,使工程師能夠快速評估和驗證器件性能。

AMP-PDK-EVM 套件支持五種常用的業界通用封裝,包括:

  • D(SOIC-8 和 SOIC-14)
  • PW (TSSOP-14)
  • DGK (VSSOP-8)
  • DBV(SOT23-5 和 SOT23-6)
  • DCK(SC70-5 和 SC70-6)
用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
仿真模型

LMC6762 PSPICE Model

SNOM174.ZIP (4 KB) - PSpice Model
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具

PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?

在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
模擬工具

TINA-TI — 基于 SPICE 的模擬仿真程序

TINA-TI 提供了 SPICE 所有的傳統直流、瞬態和頻域分析以及更多。TINA 具有廣泛的后處理功能,允許您按照希望的方式設置結果的格式。虛擬儀器允許您選擇輸入波形、探針電路節點電壓和波形。TINA 的原理圖捕獲非常直觀 - 真正的“快速入門”。

TINA-TI 安裝需要大約 500MB。直接安裝,如果想卸載也很容易。我們相信您肯定會愛不釋手。

TINA 是德州儀器 (TI) 專有的 DesignSoft 產品。該免費版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需獲取可用 TINA-TI 模型的完整列表,請參閱:SpiceRack - 完整列表 

需要 HSpice (...)

用戶指南: PDF
英語版 (Rev.A): PDF
參考設計

TIDA-01022 — 適用于 DSO、雷達和 5G 無線測試系統的靈活 3.2GSPS 多通道 AFE 參考設計

此高速多通道數據采集參考設計可實現最佳系統性能。系統設計人員需要考慮關鍵的設計參數,如高速多通道時鐘生成功能的時鐘抖動和偏斜,這會影響整個系統的 SNR、SFDR、通道間偏斜和確定性延遲。此參考設計演示了多通道 AFE 和時鐘解決方案,采用具有 JESD204B 的高速數據轉換器、高速放大器、高性能時鐘和低噪聲電源解決方案,可實現最佳系統性能
設計指南: PDF
原理圖: PDF
參考設計

TIDA-01027 — 可最大限度提升 12.8GSPS 數據采集系統性能的低噪聲電源參考設計

此參考設計展示了用于能超過 12.8GSPS 的超高速數據采集 (DAQ) 系統的高效率、低噪聲五軌電源設計。該電源直流/直流轉換器進行了頻率同步和相移,從而最大限度降低輸入電流紋波并控制頻率內容。使用高性能的 HotRod-? 封裝技術可將任何潛在的輻射電磁干擾 (EMI) 降至最低。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-01028 — 適用于高速示波器和寬帶數字轉換器的 12.8GSPS 模擬前端參考設計

此參考設計提供了一個可實現 12.8GSPS 采樣率的交錯射頻采樣模數轉換器 (ADC) 的實用示例。這一方案可通過時序交錯兩個射頻采樣 ADC 來完成。交錯處理需要在 ADC 之間進行相移,此參考設計通過 ADC12DJ3200 的無噪聲孔徑延遲調節(tAD 調節)功能來實現這一點。此功能還可用于最大限度地減少交錯 ADC 常見的失配問題,從而盡可能提升 SNR、ENOB 和 SFDR 性能。此參考設計還采用了一套支持 JESD204B 的低相位噪聲時鐘樹。其采用 LMX2594 寬帶 PLL 和 LMK04828 合成器以及抖動清除器。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-010128 — 適用于 12 位數字轉換器的可擴展 20.8GSPS 參考設計

此參考設計介紹采用時序交錯配置射頻采樣模數轉換器 (ADC) 的 20.8GSPS 采樣系統。時序交錯法是一種經實踐檢驗可提高采樣率的傳統方法,然而,匹配個別 ADC 失調電壓、增益和采樣時間不匹配是實現性能的關鍵。隨著采樣時鐘頻率的增加,交錯復雜性也隨之增加。ADC 之間的相位匹配是實現更出色的 SFDR 和 ENOB 的關鍵規格之一。本參考設計通過采用簡化 20.8GSPS 交錯實施的 19fs 精確相位控制措施,在 ADC12DJ5200RF 上應用了無噪聲孔徑延遲調節功能。本參考設計基于符合 12 位系統性能要求的 LMK04828 和 LMX2594,采用了板載低噪聲 (...)
設計指南: PDF
原理圖: PDF
參考設計

TIDA-010122 — 同步多通道射頻系統數據轉換器 DDC 和 NCO 特性的參考設計

由于 5G 的興起,大規模多輸入多輸出 (mMIMO)、相控陣雷達和通信有效載荷等應用需要進行相應的調整,由此帶來了同步設計挑戰,該參考設計可解決這些挑戰。典型射頻前端包括模擬域中的天線、低噪聲放大器 (LNA)、混頻器、本機振蕩器 (LO),以及數字域中的模數轉換器、數字控制振蕩器 (NCO) 和數字下變頻器 (DDC)。要實現總體系統同步,這些數字塊需要與系統時鐘進行同步。該參考設計使用 ADC12DJ3200 數據轉換器,通過將片上 NCO 與 SYNC~ 進行同步獲得確定性延遲,以此在多個接收器上實現小于 5ps 的通道間偏移,并使用無噪聲孔徑延遲調節(tAD (...)
設計指南: PDF
原理圖: PDF
參考設計

TIDA-01442 — 使用 ADC12DJ3200 的 L、S、C 和 X 帶的直接射頻采樣雷達接收器參考設計

此參考設計利用 ADC12DJ3200 評估模塊 (EVM) 演示直接射頻采樣接收器,適用于在 HF、VHF、UHF、L、S、C 和部分 X 帶上運行的雷達。模數轉換器 (ADC) 的寬模擬輸入帶寬和高采樣率 (6.4GSPS) 可為單通道或雙通道 ADC 提供多頻帶覆蓋。該 ADC 具有直接射頻采樣功能,取消了對多個降壓轉換級的需求,減少了組件數量,因此降低了系統整體的復雜性。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-00431 — 參考設計 - 采用 8GHz 直流耦合全差分放大器的 RF 采樣 4GSPS ADC

寬帶射頻 (RF) 接收器有助于極大提升無線電設計中的靈活性。較寬的瞬時帶寬支持靈活調節而無需改動硬件且能夠以間隔較大的頻率捕獲多個通道。

此參考設計介紹了一個寬帶射頻接收器,該接收器利用 4 GSPS 模數轉換器 (ADC) 并具有一個 8GHz 直流耦合全差動放大器前端。放大器前端提供信號增益并允許采集下行到直流的信號,而平衡-非平衡變壓器耦合輸入則做不到這一點。

設計指南: PDF
原理圖: PDF
參考設計

TIDA-00826 — 50Ω 2GHz 示波器前端參考設計

此參考設計是 50Ω 輸入示波器應用的模擬前端的一部分。系統設計人員可輕松使用此評估平臺來處理頻域和時域應用中的直流到 2GHz 的輸入信號。
設計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
SOIC (D) 8 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。

支持和培訓

視頻