LM2103
- 可驅(qū)動兩個采用半橋配置的 N 溝道 MOSFET
- 8-V GVDD 上的典型欠壓鎖定
- BST 上的最大絕對電壓為 107V
- SH 上的 –19.5V 絕對最大負(fù)瞬態(tài)電壓處理
- 0.5A/0.8A 峰值拉電流/灌電流
- 典型固定內(nèi)部死區(qū)時間為 475ns
- 內(nèi)置跨導(dǎo)保護
- 115ns 典型傳播延遲
- 反相輸入引腳 INL
LM2103 是一款緊湊型高壓柵極驅(qū)動器,專為驅(qū)動采用同步降壓或半橋配置的高側(cè)和低側(cè) N 溝道 MOSFET 而設(shè)計。 INL 反相輸入允許在雙路或單路 PWM 輸入應(yīng)用中使用驅(qū)動器。
SH 引腳具有 固定死區(qū)時間以及 –1V 直流和 –19.5V 瞬態(tài)負(fù)電壓處理能力,可提升高噪聲應(yīng)用中的系統(tǒng)穩(wěn)健性。 LM2103 采用與業(yè)界通用引腳排列兼容的 8 引腳 SOIC 封裝。在低側(cè)和高側(cè)電源軌上均提供欠壓鎖定 (UVLO) 功能,以在上電和斷電期間提供保護。
技術(shù)文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 9 | 類型 | 標(biāo)題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | LM2103 具有 8V UVLO、死區(qū)時間和反相輸入引腳的107V、0.5A/0.8A 半橋柵極驅(qū)動器 數(shù)據(jù)表 (Rev. A) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2023年 8月 17日 |
| 應(yīng)用簡報 | Why Low-Side Gate Drivers are Better Than Discrete Designs | PDF | HTML | 2025年 11月 13日 | |||
| 應(yīng)用手冊 | 柵極驅(qū)動器單輸入、死區(qū)時間和集成二極管特性的優(yōu)勢 | PDF | HTML | 英語版 | PDF | HTML | 2025年 5月 5日 | |
| 產(chǎn)品概述 | LM2x0x:TI 的首款 2mm x 2mm 半橋柵極驅(qū)動器 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 29日 | |
| 應(yīng)用手冊 | 將應(yīng)用要求與 120V 半橋柵極驅(qū)動器對應(yīng) | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 25日 | |
| 應(yīng)用手冊 | 如何為直流電機驅(qū)動器選擇柵極驅(qū)動器 | PDF | HTML | 英語版 | PDF | HTML | 2023年 10月 6日 | |
| 應(yīng)用手冊 | Implementing High-Side Switches Using Half-Bridge Gate Drivers for 48-V Battery. | 2020年 5月 12日 | ||||
| 應(yīng)用簡報 | Small Price Competitive 100-V Driver for 48-V BLDC Motor Drives | 2019年 10月 22日 | ||||
| 應(yīng)用手冊 | UCC27282 Improving motor drive system robustness | 2019年 1月 11日 |
設(shè)計和開發(fā)
如需其他信息或資源,請點擊以下任一標(biāo)題進入詳情頁面查看(如有)。
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設(shè)計和仿真工具
PSpice? for TI 可提供幫助評估模擬電路功能的設(shè)計和仿真環(huán)境。此功能齊全的設(shè)計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設(shè)計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復(fù)雜的混合信號設(shè)計進行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計和原型解決方案,然后再進行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設(shè)計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復(fù)雜的混合信號設(shè)計進行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計和原型解決方案,然后再進行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| SOIC (D) | 8 | Ultra Librarian |
訂購和質(zhì)量
包含信息:
- RoHS
- REACH
- 器件標(biāo)識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
包含信息:
- 制造廠地點
- 封裝廠地點
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評估模塊或參考設(shè)計。