適用于數(shù)字駕駛艙應用并具有擴展外設和 ISP 的高性能多核 SoC

產(chǎn)品詳情

Rating Automotive Operating temperature range (°C) to
Rating Automotive Operating temperature range (°C) to
  • 中添加了安全引導特性中添加了安全引導特性
  • 專為信息娛樂應用設計的 架構
  • 支持視頻、圖像和圖形處理
    • 全高清視頻(1920 x 1080p,60fps)
    • 多個視頻輸入和視頻輸出
    • 2D 和 3D 圖形
  • Dual Arm? Cortex?-A15 微處理器子系統(tǒng)
  • 多達兩個 C66x 浮點 VLIW DSP
    • 目標代碼與 C67x 和 C64x+ 完全兼容
    • 每周期最多 32 次 16 x 16 位定點乘法
  • 片上 L3 RAM 高達 2.5MB
  • 3 級 (L3) 和 4 級 (L4) 互連
  • 雙 DDR2/DDR3/DDR3L 存儲器接口 (EMIF) 模塊
    • 最高支持 DDR2-800 和 DDR3-1333
    • 每個 EMIF 支持高達 2GB
  • ARM? Cortex?-M4 雙核圖像處理單元 (IPU)
  • 多達 2 個嵌入式視覺引擎 (EVE)
  • 成像子系統(tǒng) (ISS)
    • 圖像信號處理器 (ISP)
    • 寬動態(tài)范圍和鏡頭失真校正(WDR 和網(wǎng)格 LDC)
    • 一個攝像頭適應層 (CAL_B)
  • IVA 子系統(tǒng)
  • 顯示子系統(tǒng)
    • 顯示控制器具有 DMA 引擎和多達 3 條管線
    • HDMI?編碼器:兼容 HDMI 1.4a 和 DVI 1.0
  • 視頻處理引擎 (VPE)
  • 2D 圖形加速器 (BB2D) 子系統(tǒng)
    • Vivante?GC320 內核
  • 雙核 PowerVR?SGX544 3D GPU
  • 2 個視頻輸入端口 (VIP) 模塊
    • 支持多達 8 個多路復用輸入端口
  • 通用存儲器控制器 (GPMC)
  • 增強型直接存儲器存取 (EDMA) 控制器
  • 2 端口千兆以太網(wǎng) (GMAC)
  • 16 個 32 位通用計時器
  • 32 位 MPU 看門狗計時器
  • 5 個內部集成電路 (I2C) 端口
  • HDQ?/單線?接口
  • SATA 接口
  • 媒體本地總線 (MLB) 子系統(tǒng)
  • 10 個可配置 UART/IrDA/CIR 模塊
  • 4 個多通道串行外設接口 (McSPI)
  • 四路 SPI (QSPI)
  • 8 個多通道音頻串行端口 (McASP) 模塊
  • 超高速 USB 3.0 雙角色器件
  • 三個高速 USB 2.0 雙角色器件
  • 四個多媒體卡/安全數(shù)字/安全數(shù)字輸入輸出接口 (MMC?/SD?/SDIO)
  • 帶有兩個 5Gbps 通道的 PCI Express?3.0 子系統(tǒng),帶兩個 5Gbps 通道
    • 一個與 Gen2 兼容的雙通道端口
    • 或 2 個與 Gen2 兼容的單通道端口
  • 多達 2 個控制器局域網(wǎng) (DCAN) 模塊
    • CAN 2.0B 協(xié)議
  • 模塊化控制器局域網(wǎng) (MCAN) 模塊
    • CAN 2.0B 協(xié)議,具有 FD(靈活數(shù)據(jù)速率)功能
  • MIPI CSI-2 攝像頭串行接口
  • 多達 247 個通用 I/O (GPIO) 引腳
  • 器件安全 特性
    • 硬件加密加速器和 DMA
    • 防火墻
    • JTAG?鎖定
    • 安全密鑰
    • 安全 ROM 和引導
    • 客戶可編程的秘鑰與 OTP 數(shù)據(jù)
  • 電源、復位和時鐘管理
  • 支持 CTool 技術的片上調試
  • 28nm CMOS 技術
  • 23mm x 23mm、0.8mm 間距,784 引腳 BGA (ACD)
  • 中添加了安全引導特性中添加了安全引導特性
  • 專為信息娛樂應用設計的 架構
  • 支持視頻、圖像和圖形處理
    • 全高清視頻(1920 x 1080p,60fps)
    • 多個視頻輸入和視頻輸出
    • 2D 和 3D 圖形
  • Dual Arm? Cortex?-A15 微處理器子系統(tǒng)
  • 多達兩個 C66x 浮點 VLIW DSP
    • 目標代碼與 C67x 和 C64x+ 完全兼容
    • 每周期最多 32 次 16 x 16 位定點乘法
  • 片上 L3 RAM 高達 2.5MB
  • 3 級 (L3) 和 4 級 (L4) 互連
  • 雙 DDR2/DDR3/DDR3L 存儲器接口 (EMIF) 模塊
    • 最高支持 DDR2-800 和 DDR3-1333
    • 每個 EMIF 支持高達 2GB
  • ARM? Cortex?-M4 雙核圖像處理單元 (IPU)
  • 多達 2 個嵌入式視覺引擎 (EVE)
  • 成像子系統(tǒng) (ISS)
    • 圖像信號處理器 (ISP)
    • 寬動態(tài)范圍和鏡頭失真校正(WDR 和網(wǎng)格 LDC)
    • 一個攝像頭適應層 (CAL_B)
  • IVA 子系統(tǒng)
  • 顯示子系統(tǒng)
    • 顯示控制器具有 DMA 引擎和多達 3 條管線
    • HDMI?編碼器:兼容 HDMI 1.4a 和 DVI 1.0
  • 視頻處理引擎 (VPE)
  • 2D 圖形加速器 (BB2D) 子系統(tǒng)
    • Vivante?GC320 內核
  • 雙核 PowerVR?SGX544 3D GPU
  • 2 個視頻輸入端口 (VIP) 模塊
    • 支持多達 8 個多路復用輸入端口
  • 通用存儲器控制器 (GPMC)
  • 增強型直接存儲器存取 (EDMA) 控制器
  • 2 端口千兆以太網(wǎng) (GMAC)
  • 16 個 32 位通用計時器
  • 32 位 MPU 看門狗計時器
  • 5 個內部集成電路 (I2C) 端口
  • HDQ?/單線?接口
  • SATA 接口
  • 媒體本地總線 (MLB) 子系統(tǒng)
  • 10 個可配置 UART/IrDA/CIR 模塊
  • 4 個多通道串行外設接口 (McSPI)
  • 四路 SPI (QSPI)
  • 8 個多通道音頻串行端口 (McASP) 模塊
  • 超高速 USB 3.0 雙角色器件
  • 三個高速 USB 2.0 雙角色器件
  • 四個多媒體卡/安全數(shù)字/安全數(shù)字輸入輸出接口 (MMC?/SD?/SDIO)
  • 帶有兩個 5Gbps 通道的 PCI Express?3.0 子系統(tǒng),帶兩個 5Gbps 通道
    • 一個與 Gen2 兼容的雙通道端口
    • 或 2 個與 Gen2 兼容的單通道端口
  • 多達 2 個控制器局域網(wǎng) (DCAN) 模塊
    • CAN 2.0B 協(xié)議
  • 模塊化控制器局域網(wǎng) (MCAN) 模塊
    • CAN 2.0B 協(xié)議,具有 FD(靈活數(shù)據(jù)速率)功能
  • MIPI CSI-2 攝像頭串行接口
  • 多達 247 個通用 I/O (GPIO) 引腳
  • 器件安全 特性
    • 硬件加密加速器和 DMA
    • 防火墻
    • JTAG?鎖定
    • 安全密鑰
    • 安全 ROM 和引導
    • 客戶可編程的秘鑰與 OTP 數(shù)據(jù)
  • 電源、復位和時鐘管理
  • 支持 CTool 技術的片上調試
  • 28nm CMOS 技術
  • 23mm x 23mm、0.8mm 間距,784 引腳 BGA (ACD)

DRA77xP 和 DRA76xP (Jacinto 6 Plus) 汽車 應用 處理器旨在滿足現(xiàn)代車內數(shù)字駕駛艙體驗對于處理性能的強烈需求。

利用該器件,原始設備制造商 (OEM) 和原始設計制造商 (ODM) 得以將創(chuàng)新型連接技術、語音識別和音頻流式傳輸?shù)瓤焖偻度雽嵤?。Jacinto 6 Plus 器件通過極其靈活的全集成混合處理器解決方案,實現(xiàn)了非常高的處理性能。此外,這些器件還將可編程的視頻處理功能與高度集成的外設集完美融合。

其配有 Neon™ 擴展的雙核 Arm Cortex-A15 RISC CPU、TI C66x VLIW 浮點 DSP 內核和 Vision AccelerationPac(含一個或多個 EVE),具有可編程性。借助 Arm,開發(fā)人員能夠將控制函數(shù)與在 DSP 和協(xié)處理器上編程的其他算法分離開來,從而降低系統(tǒng)軟件的復雜性。

此外,TI 提供一整套針對 Arm、DSP 和 EVE 協(xié)處理器的開發(fā)工具,其中包括 C 語言編譯器和一個可查看源代碼的調試界面。

每個器件都具有加密加速特性。高安全性 (HS) 器件上還提供支持的所有其他安全 特性,包括安全引導支持、調試安全性和可信執(zhí)行環(huán)境支持。有關 HS 器件的更多信息,請聯(lián)系您的 TI 代表。

DRA77xP 和 DRA76xP Jacinto 6 Plus 處理器系列器件符合 AEC-Q100 標準。

DRA77x and DRA76x (Jacinto 6 Plus) automotive applications processors are built to meet the intense processing needs of the modern digital cockpit automobile experiences.

The device enables Original-Equipment Manufacturers (OEMs) and Original-Design Manufacturers (ODMs) to quickly implement innovative connectivity technologies, speech recognition, audio streaming, and more. Jacinto 6 Plus devices bring high processing performance through the maximum flexibility of a fully integrated mixed processor solution. The devices also combine programmable video processing with a highly integrated peripheral set.

Programmability is provided by dual-core Arm Cortex-A15 RISC CPUs with Neon extension, TI C66x VLIW floating-point DSP core, and Vision AccelerationPac (with one or more EVEs). The Arm allows developers to keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, DSP, and EVE coprocessor, including C compilers and a debugging interface for visibility into source code.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA77x and DRA76x Jacinto 6 Plus processor family is qualified according to the AEC-Q100 standard.

DRA77xP 和 DRA76xP (Jacinto 6 Plus) 汽車 應用 處理器旨在滿足現(xiàn)代車內數(shù)字駕駛艙體驗對于處理性能的強烈需求。

利用該器件,原始設備制造商 (OEM) 和原始設計制造商 (ODM) 得以將創(chuàng)新型連接技術、語音識別和音頻流式傳輸?shù)瓤焖偻度雽嵤acinto 6 Plus 器件通過極其靈活的全集成混合處理器解決方案,實現(xiàn)了非常高的處理性能。此外,這些器件還將可編程的視頻處理功能與高度集成的外設集完美融合。

其配有 Neon™ 擴展的雙核 Arm Cortex-A15 RISC CPU、TI C66x VLIW 浮點 DSP 內核和 Vision AccelerationPac(含一個或多個 EVE),具有可編程性。借助 Arm,開發(fā)人員能夠將控制函數(shù)與在 DSP 和協(xié)處理器上編程的其他算法分離開來,從而降低系統(tǒng)軟件的復雜性。

此外,TI 提供一整套針對 Arm、DSP 和 EVE 協(xié)處理器的開發(fā)工具,其中包括 C 語言編譯器和一個可查看源代碼的調試界面。

每個器件都具有加密加速特性。高安全性 (HS) 器件上還提供支持的所有其他安全 特性,包括安全引導支持、調試安全性和可信執(zhí)行環(huán)境支持。有關 HS 器件的更多信息,請聯(lián)系您的 TI 代表。

DRA77xP 和 DRA76xP Jacinto 6 Plus 處理器系列器件符合 AEC-Q100 標準。

DRA77x and DRA76x (Jacinto 6 Plus) automotive applications processors are built to meet the intense processing needs of the modern digital cockpit automobile experiences.

The device enables Original-Equipment Manufacturers (OEMs) and Original-Design Manufacturers (ODMs) to quickly implement innovative connectivity technologies, speech recognition, audio streaming, and more. Jacinto 6 Plus devices bring high processing performance through the maximum flexibility of a fully integrated mixed processor solution. The devices also combine programmable video processing with a highly integrated peripheral set.

Programmability is provided by dual-core Arm Cortex-A15 RISC CPUs with Neon extension, TI C66x VLIW floating-point DSP core, and Vision AccelerationPac (with one or more EVEs). The Arm allows developers to keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, DSP, and EVE coprocessor, including C compilers and a debugging interface for visibility into source code.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA77x and DRA76x Jacinto 6 Plus processor family is qualified according to the AEC-Q100 standard.

下載

技術文檔

star =有關此產(chǎn)品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 3
類型 標題 下載最新的英語版本 日期
* 勘誤表 已停產(chǎn)并重新設計的 TDA2P、DRA7xxP、AM574x 封裝 PDF | HTML 英語版 PDF | HTML 2025年 11月 20日
* 勘誤表 DRA7xx Silicon Errata (Rev. B) PDF | HTML 2024年 9月 8日
* 數(shù)據(jù)表 DRA77xP、DRA76xP 信息娛樂 應用 處理器芯片版本 1.0 數(shù)據(jù)表 (Rev. E) PDF | HTML 英語版 (Rev.E) PDF | HTML 2019年 2月 8日