CDCUN1208LP
- 支持 PCIe 1/2/3 代
- 配置選項(通過引腳或 SPI/I2C):
- 輸入類型(高速電流驅動能力 (HCSL),低壓差分信號 (LVDS),低壓 COMS (LVCOMS))
- 輸出類型 (HCSL,LVDS,LVCOMS)
- 信號邊沿速率(慢、中、快)
- 時鐘輸入分配值 (/1, /2, /4, /8) - 只適用于 IN2
- 低功耗與電源管理 特性,包括 1.8V 運行和輸出使能控制
- 具有集成穩壓器,可改進 PSNR
- 卓越的附加抖動性能
- LVDS 在 100MHz 時具有
200 fs RMS(10kHz 至 20MHz) - HCSL 在 100MHz 時具有
160 fs RMS(10kHz 至 20MHz)
- LVDS 在 100MHz 時具有
- 最大工作頻率:
- 差分模式:高達 400MHz
- LVCOMS 模式:高達 250MHz
- ESD 保護超過 2kV HBM、500V CDM
- 工業溫度范圍(–40°C 至 85°C)
- 寬電源范圍(1.8V、2.5V 或者 3.3V)
CDCUN1208LP 是一款 2:8 扇出緩沖器,具有寬工作電源電壓范圍、兩個通用差分/單端輸入以及具有邊沿速率控制的通用輸出(HCSL、LVDS 或 LVCMOS)。時鐘緩沖器支持 PCIe 1/2/3 代。其中一個器件輸入包括可提供 /1、/2、/4 或 /8 分頻值的分頻器。CDCUN1208LP 采用 32 引腳 QFN 封裝,從而減小了解決方案的尺寸。此器件非常靈活并易于使用。某些特定引腳的狀態決定了器件在加電時的配置?;蛘撸珻DCUN1208P 提供一個 SPI/I2C 端口,在此端口上有一個主機處理器來控制器件的設置。CDCUN1208P 提供出色的附加抖動性能且功耗很低。輸出部分包括四個專用電源引腳,這些引腳能夠啟用來自不同電源域的輸出端口。這一功能使得時鐘器件能夠在不同的 LVCOMS 電平上切換,而無需外部邏輯電平轉換電路。
技術文檔
| 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | 具有通用輸入和輸出的 CDCUN1208LP 400MHz 低功耗 2:8 扇出緩沖器 數據表 (Rev. D) | PDF | HTML | 英語版 (Rev.D) | PDF | HTML | 2019年 6月 4日 |
| EVM 用戶指南 | CDCUN1208LP EVM User's Guide | 2012年 4月 4日 |
設計和開發
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
CDCUN1208LPEVM — CDCUN1208LP 評估模塊
CDCUN1208LP 是一款 2:8 扇出緩沖器,具有較寬的工作電源電壓范圍、兩個通用差動/單端輸入以及帶時鐘邊沿速率控制的通用輸出(HCSL、LVDS 或 LVCMOS)。其中一個器件輸入包括可提供 /1、/2、/4 和 /8 分頻值的分頻器。
該器件提供 32 引腳 QFN 封裝。CDCUN1208LP 非常靈活且易于使用。應用通過在器件加電時設置某些引腳狀態來配置器件?;蛘撸瑧每赏ㄟ^ SPI/I2C 配置器件。CDCUN1208LP 提供出色的附加抖動和低功耗性能。輸出部分包括四個專用輸出電源引腳,可支持使用不同電源域的輸出端口的運行。這可為時鐘器件提供在不同 LVCMOS (...)
CLOCK-TREE-ARCHITECT — 時鐘樹架構編程軟件
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| VQFN (RHB) | 32 | Ultra Librarian |
訂購和質量
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續可靠性監測
- 制造廠地點
- 封裝廠地點
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。