ADC32RF52
- 14 位雙通道 1.5GSPS ADC
- 噪聲頻譜密度:
- NSD = -153dBFS/Hz(無 AVG)
- NSD = -156dBFS/Hz(2x AVG)
- NSD = -159dBFS/Hz(4x AVG)
- 單核(非交錯)ADC 架構
- 孔徑抖動:50fs
- 低近端殘留相位噪聲:
- 10kHz 偏移時為 -133dBc/Hz
- 頻譜性能(f IN = 900MHz,–4dBFS):
- 2x 內部平均
- SNR:66.8dBFS
- SFDR HD2,3:74dBc
- SFDR 最嚴重毛刺:90dBFS
- 滿量程輸入:1.0/1.1Vpp (1/1.8dBm)
- 誤碼率 (CER):10 -15
- 全功率輸入帶寬 (-3dB):1.6 GHz
- JESD204B 串行數據接口
- 最大通道速率:13 Gbps
- 支持子類 1 確定性延時
- 數字下變頻器
- 每個 ADC 通道最多四個 DDC
- 復雜輸出:4 倍、16 倍至 128 倍抽取
- 48 位 NCO 相位同調跳頻
- 快速跳頻:< 1us
- 功耗:1.8W/通道 (2x AVG)
- 電源:1.8 V/1.2 V
ADC32RF52 是一款單核 14 位、1.5GSPS 雙通道模數轉換器 (ADC),支持輸入頻率高達 2GHz 的射頻采樣。該設計更大限度地提高了信噪比 (SNR) 并提供 -153dBFS/Hz 的噪聲頻譜密度。使用額外的內部 ADC 以及片上信號平均,噪聲密度提高到 -156dBFS/Hz (2x AVG) 和 -159dBFS/Hz (4x AVG)。
每個 ADC 通道都可以使用支持相位同調的 48 位 NCO 連接到四頻帶數字下變頻器 (DDC)。使用 GPIO 引腳進行 NCO 頻率控制,可以在不到 1µs 的時間內實現跳頻。
ADC32RF52 支持具有子類 1 確定性延時的 JESD204B 串行數據接口,使用高達 13Gbps 的數據速率。
高能效 ADC 架構在 1.5Gsps 時的功耗為 1.4W/通道,并以較低的采樣率提供功率調節(jié)。
技術文檔
未找到結果。請清除搜索并重試。
查看全部 8 | 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | ADC32RF52 雙通道 14 位 1.5GSPS 射頻采樣數據轉換器 數據表 | PDF | HTML | 英語版 | PDF | HTML | 2022年 1月 14日 |
| 模擬設計期刊 | 在高速轉換器的奈奎斯特孔附近進行采樣 | PDF | HTML | 英語版 | PDF | HTML | 2025年 5月 23日 | |
| 模擬設計期刊 | 高速轉換器奈奎斯特(Nyquist)孔周圍取樣 | PDF | HTML | 2025年 5月 23日 | |||
| 模擬設計期刊 | ?? ???? ????? ? ?? ?? ? | PDF | HTML | 2025年 5月 23日 | |||
| 應用手冊 | 比較有源和無源高速/射頻模數轉換器前端 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 22日 | |
| 應用手冊 | 高速射頻 ADC 轉換器前端架構評估 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 4日 | |
| 模擬設計期刊 | 了解測試和測量應用中射頻采樣數據轉換器的快速跳頻 | PDF | HTML | 英語版 | PDF | HTML | 2024年 9月 25日 | |
| 應用手冊 | 在高速 ADC 中通過校準改進 SFDR | PDF | HTML | 英語版 | PDF | HTML | 2023年 6月 15日 |
設計和開發(fā)
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
評估板
ADC32RF55EVM — ADC32RF55 具有低 NSD 的雙通道 14 位 3GSPS 射頻采樣 ADC 評估模塊
ADC32RF55 評估模塊 (EVM) 用于評估 ADC32RF55 系列高速模數轉換器 (ADC)。該 EVM 裝配了 ADC32RF55,后者是一款具有 JESD204B 接口的 14 位雙通道 3GSPS ADC,可評估該系列中的所有采樣率器件。
評估模塊 (EVM) 用 GUI
ADC3xRF5xEVM GUI installer/configuration generator
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環(huán)境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業(yè)內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設計和仿真環(huán)境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設計和仿真環(huán)境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| VQFNP (RTD) | 64 | Ultra Librarian |
訂購和質量
包含信息:
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
包含信息:
- 制造廠地點
- 封裝廠地點
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。