ZHCUBL0A December 2023 – August 2024 DS320PR410
表 2-7 展示了對電路板上所有器件產生影響的 DS320PR410-RSC-EVM 全局控制。
| 元件 | 名稱 | 功能/描述 |
|---|---|---|
| J1 | 4x2 接頭 | MODE 控制,連接至 EVM 上所有 8 個 DS320PR410 器件的 MODE 引腳 L0:所有器件都設置為引腳模式(默認) L1:所有器件都設置為 SMBus/I2C 主要模式(EEPROM 模式) L2:SMBus/IC 輔助模式 L3:保留 L4:保留 |
| J2 | 4x2 接頭 | RX_DET 控制,連接至 EVM 上所有 8 個 DS320PR410 器件的 RX_DET 引腳 L0: 在所有器件上禁用 RX 檢測狀態機 L1:在所有器件上啟用 RX 檢測狀態機(需要 3 次有效檢測) L2:在所有器件上啟用 RX 檢測狀態機(需要 2 次有效檢測) L3:保留 L4:在所有器件上啟用 RX 檢測狀態機(需要 1 次有效檢測)- 默認 |
| J3 | 5x2 接頭 | SMBus/I2C 接口。EVM 上的所有 8 個 DS320PR410 器件都位于同一條總線上,可以通過該接口訪問它們。 |
| J4 | 3x2 接頭 | PWDN 控制,連接至 EVM 上所有 8 個 DS320PR410 器件的 PD 引腳。使用 J4 控制 PWDN 時,請移除 J6 上的分流器。 PWDN 連接至 GND:啟用所有器件(默認) PWDN 連接至 PERST_INV:所有器件 PD 引腳由反相 PCIe 復位 (PERST#) 控制 PWDN 連接至 3.3V_REG:禁用所有器件。 PWDN 懸空:使用 J6 將 PCIe 系統 PRSNT 信號連接至 PWDN 以進行 PWDN 控制(對于 PCIe 用例為可選) |
| J5 | 3x1 接頭 | 板載 EEPROM 器件的 WP(寫保護)引腳的訪問點。 WP 連接至 GND:啟用對 EEPROM 的 I2C 訪問 WP 懸空:禁用對 EEPROM 的 I2C 訪問(默認) |
| J6 | 2x1 接頭 | 備用 PWDN 控制。使用 J6 控制 PWDN 時,請移除 J4 上的分流器。 PWDN 懸空:使用 J4 進行 PWDN 控制(默認) PWDN 連接至 PRSNT:PRSNT 信號對 PWDN 進行控制(對于 PCIe 用例為可選)。 |
| J7、J8、J9、J10 | 3x1 接頭 | PCIe PRSNT 信號控制 連接 J7、J8、J9 和 J10 上的引腳 1-2:允許支持任何 PCIe 總線寬度(默認) 連接 J7 的引腳 2-3,使 J8、J9 和 J10 懸空:強制使用 x1 PCIe 總線寬度。 連接 J8 的引腳 2-3,使 J7、J9 和 J10 懸空:強制使用 x4 PCIe 總線寬度。 連接 J9 的引腳 2-3,使 J7、J8 和 J10 懸空:強制使用 x8 PCIe 總線寬度。 連接 J10 的引腳 2-3,使 J7、J8 和 J9 懸空:強制使用 x16 PCIe 總線寬度。 |
| J11 | 2x1 接頭 | 板載穩壓器輸入。將 EVM 用作獨立系統時,施加 12V 電壓。如果將 EVM 插入系統,請勿通電,因為電源是通過金手指連接器 (CONN1) 提供的。 |
| J12 | 2x1 接頭 | 接地參考的接入點。 |
| J13 | 2x1 接頭 | 板載 3.3V 輸出。 |
| J38 | 3x1 接頭 | 選擇 I2C 適配器以插入連接器 J3。 連接 TI USB2ANY 適配器的引腳 1-2 連接 Aardvark 適配器的引腳 2-3(默認) 為所選適配器選擇適當的跳線位置以避免損壞 EVM。 |
| J41 | 3x1 接頭 | READ_EN_N 選擇 連接引腳 1-2 以將 READ_EN_N 連接到 3.3V 電壓,從而禁用 EEPROM 讀取 連接引腳 2-3 以將 READ_EN_N 連接到 GND,從而啟動 EEPROM 讀取(僅限 EEPROM 模式)- 默認 |
| J44 | 2x1 接頭 | SMDAT 接頭,用以將全局 SMBus 數據線(引腳 1)連接到本地 SMDAT/SDA(引腳 2)。移除分流器以斷開全局 SMDAT 與本地 SMDAT/SDA 的連接。 |
| J45 | 2x1 接頭 | SMCLK 接頭,用以將全局 SMBus 時鐘線(引腳 1)連接到本地 SMCLK/SCL(引腳 2)。移除分流器以斷開全局 SMCLK 與本地 SMCLK/SCL 的連接。 |