為盡可能降低 TAC5x1x 器件的功耗,請確保未使用的模塊均已禁用,使用應用所需的最低采樣率、位時鐘和控制器時鐘,并采用盡可能低的 AVDD 和 IOVDD 電源電壓工作。以下列表總結了最低功耗運行的設置和寄存器:
- 采用盡可能低的電源電壓工作。AVDD 和 IOVDD 獨立支持 1.8V 或 3.3V 電源(AVDD 和 IOVDD 可以具有不同的電源電壓)。
- 未使用的模擬輸入,連接到模擬地。
- 未使用的數字輸入,連接到數字地。
- 未使用的輸出,保持未連接狀態。
- 通過 CH_EN 寄存器禁用未使用的 DAC、ADC 和 PDM 通道。
- 通過 PWR_CFG 寄存器禁用 MICBIAS 電源(如果未使用)。
- 采用盡可能低的采樣率工作。
- 如果系統提供低抖動控制器時鐘,則禁用 PLL(PLL 禁用 部分對這些設置進行了討論,請參閱目錄)。
- 禁用未使用的后處理塊:
- 如果未使用雙二階濾波器,則分別通過 ADC 和 DAC 的 DSF_CFG0 和 DST_CFG1 寄存器禁用雙二階濾波器。
- 通過 DSP_CFGx 寄存器選擇超低延遲濾波器而非線性相位抽取濾波器(如果應用允許)。
- 分別通過 PASI_CFG0 和 SASI_CFG0 對主要和輔助音頻串行接口 (ASI) 使用應用允許的最小字長。