ZHCSQD7 December 2023 UCC28750
PRODUCTION DATA
VDD 引腳為控制器提供偏置,從而為內(nèi)部基準(zhǔn)、穩(wěn)壓器和欠壓鎖定 (UVLO) 電路供電。VDD 引腳通常通過連接到整流體電壓的電阻器網(wǎng)絡(luò)供電,之后在交流/直流反激式應(yīng)用中通過輔助繞組供電,或在交流/直流應(yīng)用之外通過單獨(dú)的有效源供電。VDD 引腳具有寬工作范圍,從 Vuvlo(on) 導(dǎo)通電壓 (15.3V) 到 Vuvlo(off) 關(guān)斷電壓 (9V),最大電壓 Vovlo 為 28V。VDD 引腳具有低啟動(dòng)電流,可縮短啟動(dòng)時(shí)間并降低交流/直流反激式應(yīng)用中所用涓流充電網(wǎng)絡(luò)的功率損耗。
除了圖 7-3 和圖 7-4 所示的 CVDD 電容器外,還可以在引腳上添加旁路電容器以進(jìn)行額外的濾波。
請(qǐng)參閱設(shè)計(jì)指南中的節(jié) 8.2.3.5,以確定 VDD 引腳電容的大小。